• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 業界動態 > 臺積電3nm良率難提升 多版本3nm工藝在路上

    臺積電3nm良率難提升 多版本3nm工藝在路上

    作者: 時間:2022-02-23 來源:ZOL 收藏

    近日,關于工藝制程有了新消息,據外媒digitimes最新報道,半導體設備廠商透露,3納米拉升難度飆升,因此多次修正3納米藍圖。

    本文引用地址:http://www.czjhyjcfj.com/article/202202/431420.htm

    實際上,隨著晶體管數量的堆積,內部結構的復雜化,工藝制程的良品率確實很難快速提升,達成比較好的量產水平。

    臺積電3納米良率難提升 多版本3nm工藝在路上

    因此,臺積電或將規劃包括N3、N3E與N3B等多個不同和制程工藝的技術,以滿足不同廠商的性能需求,正如同去年蘋果在A15上進行不同芯片性能閹割一致,即能滿足量產需求,還能平攤制造成本,保持利潤。

    此外,還有消息稱臺積電將在2023年第一季度開始向蘋果和英特爾等客戶運送3納米芯片,第一批采用芯片的蘋果設備預計會在2023年首次亮相。

    至于3nm到底何時才能正式亮相,我們還將持續觀察。



    關鍵詞: 臺積電 3nm 良率

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 大同县| 全州县| 库尔勒市| 屯门区| 临泽县| 大庆市| 泸溪县| 开江县| 香港 | 莱州市| 金华市| 承德县| 武隆县| 青神县| 哈尔滨市| 延川县| 天水市| 崇文区| 亳州市| 新郑市| 溆浦县| 建阳市| 丹江口市| 田阳县| 梁山县| 长垣县| 鄂尔多斯市| 吉安县| 嵩明县| 乐平市| 合作市| 奉贤区| 关岭| 原平市| 长沙市| 廉江市| 临洮县| 家居| 吉木乃县| 中阳县| 南投市|