• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 業(yè)界動態(tài) > 臺積電披露3nm工藝更多細(xì)節(jié)信息 晶體管密度是5nm工藝1.7倍

    臺積電披露3nm工藝更多細(xì)節(jié)信息 晶體管密度是5nm工藝1.7倍

    作者: 時間:2020-08-27 來源:TechWeb.com.cn 收藏

    據(jù)國外媒體報道,正如外媒此前所預(yù)期的一樣,芯片代工商在今日開始的全球技術(shù)論壇上,披露了下一代先進(jìn)工藝的更多細(xì)節(jié)信息。

    本文引用地址:http://www.czjhyjcfj.com/article/202008/417599.htm

    taijidianjingyuan_500

    2020年的全球技術(shù)論壇,是他們舉行的第二十六屆全球技術(shù)論壇,論壇上分享了第一代、第二代、4nm等先進(jìn)工藝方面的信息,但在工藝已經(jīng)投產(chǎn)的情況下,外界最期待的還是5nm之后的下一個全新工藝節(jié)點工藝。

    在今天的論壇上,也披露了工藝的相關(guān)信息。他們的3nm工藝,仍將繼續(xù)使用鰭式場效應(yīng)(FinFET),不會采用三星計劃在3nm工藝節(jié)點上使用的環(huán)繞式閘極電晶體(GAA)。

    同第一代的5nm工藝相比,3nm工藝將使芯片的性能提升10%到15%,能耗降低25%到30%,臺積電方面承諾3nm工藝的密度將是5nm工藝的1.7倍。

    外媒在報道中表示,臺積電的3nm工藝的密度,將是第一代的7nm工藝的3倍,可使芯片的能耗降低51%,性能提升32%。

    按計劃,臺積電的 3nm工藝,將在明年進(jìn)入風(fēng)險試產(chǎn),2022年下半年大規(guī)模量產(chǎn)。



    關(guān)鍵詞: 臺積電 3nm 5nm 晶體管

    評論


    相關(guān)推薦

    技術(shù)專區(qū)

    關(guān)閉
    主站蜘蛛池模板: 沧源| 莱芜市| 区。| 罗山县| 陕西省| 霍城县| 贵德县| 曲阜市| 台北县| 鄂托克旗| 晴隆县| 定日县| 中宁县| 兴义市| 绿春县| 通榆县| 河间市| 塔城市| 抚宁县| 邛崃市| 通辽市| 剑川县| 丰镇市| 汉寿县| 加查县| 马公市| 芮城县| 峨边| 肥乡县| 徐州市| 乌兰浩特市| 潞西市| 渭源县| 宁海县| 井陉县| 恩平市| 鄂伦春自治旗| 丹阳市| 新余市| 和顺县| 磐石市|