• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 模擬技術 > 業界動態 > 臺積電宣布5nm基本完工開始試產:面積縮小45%、性能提升15%

    臺積電宣布5nm基本完工開始試產:面積縮小45%、性能提升15%

    作者:萬南 時間:2019-04-08 來源:快科技 收藏

    (TSMC)宣布,率先完成的架構設計,基于EUV極紫外微影(光刻)技術,且已經進入試產階段。

    本文引用地址:http://www.czjhyjcfj.com/article/201904/399254.htm

    根據官方數據,相較于7nm(第一代DUV),基于Cortex A72核心的全新芯片能夠提供1.8倍的邏輯密度、速度增快15%。同樣制程的SRAM也十分優異且面積縮減。

    同時宣布提供完整的設計規則手冊、SPICE模型、制程設計套件以及通過硅晶圓驗證的基材,并且全面支持EDA(電子自動化設計工具)。

    1554702402746682.jpeg

    今年初,曾表示,5nm將于2020年底之前量產,考慮到還有1年半的時間,完全可以期待。

    據悉,此次的第一代5nm是臺積電第二次引入EUV技術,多達14層;而第二代7nm(預計今年蘋果A13、麒麟985/990要用)的EUV,只有4層規模。

    隨著格芯(GF)、聯電的退出,目前能夠做7nm以及更先進工藝晶圓的廠商就只剩下了三星、臺積電和Intel,但Intel實際上并不和臺積電直接競爭,因為其晶圓廠甚至連滿足自家需求都還捉急,只是保不齊對手AMD會重金下單。

    1554702497618376.jpeg



    關鍵詞: 臺積電 5nm

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 福海县| 靖宇县| 花莲市| 开化县| 盐城市| 东海县| 鹿泉市| 富民县| 白银市| 防城港市| 馆陶县| 嘉荫县| 桂东县| 沙坪坝区| 庆安县| 陵川县| 花垣县| 湖南省| 南丰县| 屯昌县| 兰坪| 静乐县| 玉环县| 中阳县| 镇康县| 平山县| 台湾省| 津南区| 曲周县| 且末县| 临夏市| 林州市| 淮北市| 衡南县| 苗栗市| 南雄市| 新竹县| 邯郸县| 通道| 大同县| 乌鲁木齐县|