• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 消費電子 > 設計應用 > 嵌入式處理器MPC8272與外設的息線適配

    嵌入式處理器MPC8272與外設的息線適配

    作者: 時間:2009-02-26 來源:網絡 收藏

    圖7中,TA_N是的數據傳輸確認信號,低電平有效,而DSP HPI接口數據準備好信號HRDY高電平有效,因此須反向;雙口RAM忙指示信號(即數據未準備好)BUSY_N低電平有效,須反向;OLED_RDY_N是當外部總線為100 MHz時(SCLK為100MHz外部總線時鐘輸入),插入cnt=100個時鐘周期(等待狀態為1μs)后的數據準備好信號,低電平有效。功能模塊RDY_N的相關VHDL描述如下:

    這里由于采用了CPLD芯片,因此只需修改VHDL程序中參數cnt的值,就可方便地調整等待狀態的時長,如O.5 μs、2μs、3μs、4μs等,使用非常簡單、快捷。定制固定1 Mbps總線速率時,只需將該片選的cnt值設為100,即等待狀態時長為1μs。

    4 總 結
    內存控制模塊和總線外部TA數據傳輸確認輸人信號,為其與常用和慢速通信的時序匹配設計提供了方便。本文給出了與各種的時序匹配方法。該方法提高了的總線效率和數據傳輸的穩定性及可靠性,并已在實際工程應用中正常使用,具有很強的適用性和通用性。

    linux操作系統文章專題:linux操作系統詳解(linux不再難懂)
    電能表相關文章:電能表原理

    上一頁 1 2 3 下一頁

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 夏津县| 湖南省| 陆河县| 延长县| 平阴县| 平舆县| 门头沟区| 嘉黎县| 张北县| 保德县| 噶尔县| 泾川县| 郯城县| 东城区| 大宁县| 象州县| 闵行区| 若尔盖县| 呼图壁县| 连云港市| 武功县| 三穗县| 佳木斯市| 卢龙县| 兖州市| 雅江县| 观塘区| 垫江县| 佛学| 六枝特区| 五大连池市| 珲春市| 江陵县| 平原县| 积石山| 手游| 辽中县| 杂多县| 和平区| 高台县| 张家界市|