• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 新品快遞 > Cadence的Global Route Environment技術為PCB設計制訂新標準

    Cadence的Global Route Environment技術為PCB設計制訂新標準

    ——
    作者: 時間:2007-03-28 來源: 收藏
      設計系統公司發布了面向® Allegro® 設計  技術。這一革命性的技術結合了圖形化的互連流規劃架構和層次化全局布線引擎,為設計人員提供了自動、智能的規劃和布線環境。作為首個將智能自動化引入前所未有領域的自動布線解決方案,   技術代表了一次意義重大的飛躍,并建立了一種全新的設計規范。

      該技術問世之前,PCB設計人員要花費幾周或幾個月的時間來手動定義具有多個互連總線和多個大規模管腳數設備的復雜高速布線設計。由此導致了設計周期的延長和不可預估性,并會影響項目的進程和預算。與若干個早期的采購合作伙伴一起合作定義了這一問題,并推動和驗證了這一獨特的解決方案。

      “作為Cadence   技術的主要合作伙伴,摩托羅拉非常高興能成為新一代印刷電路布線平臺的第一批用戶。”摩托羅拉的印刷線路負責人Jeff Underwood 說。“通過使用這項新的、改良的布線環境,使摩托羅拉  
    的工程師和設計師能夠在整個布線設計過程中更準確地傳達設計意圖。”
     
    PCB設計人員一直在尋求一種可包含全局設計特性的PCB環境 - 可領會其設計意圖、提供決策反饋,并且智能和自動執行符合其設計意圖的設計任務。新的Global Route Environment 技術恰恰提供了這些功能。使用圖形互連流規劃架構,設計人員可以創建并定義關鍵接口的智能抽象,并輸入互連設計意圖。該環境也充分利用了全局布線引擎功能,使設計人員可以將其知識和設計意圖同該設計的層次化視圖相結合,從而盡可能規劃出最佳的互連解決方案。

      “我們確信Global Route Environment技術中新的Cadence互連流可以顯著減少當前布線過程中的迭代冗余”,Sun Microsystems PCB設計技術經理Jim Tafoya表示。

      Cadence 產品市場部全球副總裁Charlie Giorgetti表示,“基于Allegro PCB設計的Global Route Environment 技術將幫助客戶快速解決互連所帶來的難題,在此之前,這樣的難題將花費數周甚至數月的人工,并影響到項目進程和預算。”




    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 新田县| 贵阳市| 保康县| 贵州省| 西乌| 漳州市| 托里县| 进贤县| 梁河县| 赤城县| 罗甸县| 于田县| 亚东县| 手游| 康乐县| 梅河口市| 辽阳市| 隆安县| 南召县| 宝兴县| 定襄县| 七台河市| 德阳市| 浦县| 白城市| 神木县| 海伦市| 泗水县| 原阳县| 塔河县| 娱乐| 苍山县| 涿州市| 赤壁市| 浙江省| 武威市| 呼图壁县| 邮箱| 唐海县| 府谷县| 杭锦后旗|