• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 業界動態 > 燦芯半導體推出兩項創新技術用于DDR物理層

    燦芯半導體推出兩項創新技術用于DDR物理層

    作者: 時間:2022-07-07 來源:電子產品世界 收藏

    一站式定制芯片及供應商——半導體日前宣布推出用于高速物理層中的Zero-Latency (零延遲)和True-Adaptive(真自適應)兩項技術。這兩項技術已經開始在12/14 FinFET, 22/28nm的4/LP4,4x高性能物理層上進行部署,將為客戶帶來更高效、更穩定的全新體驗。

    本文引用地址:http://www.czjhyjcfj.com/article/202207/435987.htm

     

    Zero-Latency (零延遲) 技術在讀數據通路上,采用了兩種可選的、獨特的采樣方式進行數據轉換,而不像其他DDR物理層供貨商采用FIFO進行跨時鐘域轉換,此技術將延遲降低到最小,節省了硅面積。

     

    True-Adaptive (真自適應)技術始終對芯片內的電壓溫度、芯片與顆粒之間的往返延遲的變化以及讀數據/讀數據選通信號的延遲偏差進行跟蹤,選擇適當的時機進行補償。采用這個技術后,用戶只需上電后進行一次訓練,之后即讓物理層自行跟蹤補償,可完全避免重新訓練帶來的帶寬損失。

     

    半導體工程副總裁劉亞東表示:“半導體深耕DDR物理層技術多年,一直致力于創新架構革新,采用基于這些技術的物理層的客戶正不斷增加,未來燦芯半導體也將致力于更好地滿足客戶需求,為客戶帶來更高的價值。”




    關鍵詞: 燦芯 DDR IP

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 吉水县| 扶沟县| 新巴尔虎左旗| 桃园市| 泾川县| 罗平县| 麻城市| 铁力市| 区。| 石家庄市| 阿拉善盟| 丹东市| 株洲市| 东山县| 土默特左旗| 健康| 石城县| 屯留县| 咸丰县| 孟州市| 金平| 耿马| 融水| 西城区| 夹江县| 北宁市| 河西区| 山东省| 台安县| 桓仁| 大埔县| 定襄县| 连平县| 中卫市| 舞钢市| 中西区| 繁峙县| 齐河县| 丰顺县| 哈密市| 府谷县|