• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 設計應用 > 解讀多間隔脈沖信號連接器電路

    解讀多間隔脈沖信號連接器電路

    作者: 時間:2017-10-28 來源:網絡 收藏

      單片機應用系統工作時,除了進入系統正常的初始化之外,當由于程序運行出錯或操作錯誤使系統處于死鎖狀態時,為擺脫困境,也需按復位鍵以重新啟動。所以系統的復位電路必須準確、可靠地工作。單片機的復位都是靠外部電路實現的,在時鐘電路工作后,只要在單片機的RST引腳上出現24個時鐘振蕩脈沖(即2個機器周期)以上的高電平,單片機便實現初始化狀態復位。為了保證應用系統可靠地復位,系統采用按鍵電平復位方式。

    本文引用地址:http://www.czjhyjcfj.com/article/201710/369331.htm

      單片機AT89S52的P1口與液晶顯示模塊LCD1602的數據端口相連,P3.2控制液晶模塊的讀寫;對比度調整端連接一個10 kΩ的可調電阻,用來調整液晶顯示亮度。另外,單片機的P2口與CPLD的8個I/O口相連,以進行數據傳輸,其電路設計如圖2所示。

      

      CPLD電路設計

      晶振是為處理器提供頻率基準的元器件,屬于系統不可或缺的一部分。通常分為有源晶振和無源晶振兩個大類,無源晶振要求芯片內部有震蕩器,并且其信號電壓根據起振電路而定,允許不同的電壓,但無源晶振通常信號質量和精度較差,需要精確的匹配外圍電路,如需更換晶振要同時更換外圍電路。有源晶振不需要芯片的內部振蕩器,可以提供高精度的頻率基準,信號質量也較無源晶振要好。

      EPM7128SLC84需要提供外部時鐘信號,由于CPLD對時鐘精度要求甚高,通過前面的分析可知有源晶振的通信質量和精度較無源晶振高,所以采用1.000 MHz的有源晶體振蕩器,電路的輸出端口與處理器EPM7128SLC84的GCKL1連接,其具體電路設計如圖3所示。

      



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 彩票| 浦县| 石棉县| 罗城| 砀山县| 宝应县| 怀远县| 施甸县| 应城市| 开封县| 西和县| 梅州市| 连山| 乌拉特后旗| 铜川市| 木里| 四子王旗| 枣庄市| 宕昌县| 彭阳县| 杭州市| 石棉县| 木兰县| 进贤县| 荥经县| 凤山县| 乐亭县| 喀喇沁旗| 文昌市| 丹江口市| 琼结县| 衡阳县| 孟村| 古蔺县| 磴口县| 翁源县| 克拉玛依市| 太仆寺旗| 丹寨县| 甘肃省| 疏附县|