• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設計應用 > 使用 PlanAhead Design 工具提高設計性能

    使用 PlanAhead Design 工具提高設計性能

    作者: 時間:2012-11-01 來源:網絡 收藏

    軟件提供了一種解決方案

    本文引用地址:http://www.czjhyjcfj.com/article/189792.htm

    越來越多的客戶在賽靈思® ™ 設計分析工具提供的層次化設計方法學中找到解決方案。 軟件為 FPGA 設計流程增加了可視性和控制。通過解決物理方面(介于邏輯綜合和實現工藝之間)的問題,您可在您的設計結果中實現性能的提高。

    雖然先進的 FPGA 綜合產品為幾百萬門設計提供極高的自動優(yōu)化水平,許多設計者仍需要具有更多啟發(fā)性的技術,以達到最佳性能目標。通過提供早期分析和布局規(guī)劃 (floorplanning)功能,PlanAhead 設計工具可以施加物理約束,以幫助控制設計的初始實現。實現后,PlanAhead 軟件可以分析布局和時序結果,以改進用于完成設計的布局規(guī)劃。您可以使用來自導入結果的物理約束,在后續(xù)實現嘗試期間鎖定布局。這些約束可用于創(chuàng)建可重用 IP,連同鎖定布局,一同用于其它設計。

    PlanAhead 設計方法提供了性能、生產力以及結果的可重復性。憑借其層次化設計流程,PlanAhead 軟件可讓您減少運行 PAR 然后返回 RTL 與綜合的反復次數。相反

    ,您可以分析設計并在實現之前解決物理方面的問題。

    更少的時間,更快的結果

    PlanAhead 用戶通常可以實現 10-15% 的性能提升,有些用戶甚至可以實現更高。此外,設計者還發(fā)現他們可以在一個緊湊的器件中額外加入 10% 的邏輯。更快的性能與更高的利用率的結合意味著可以使用更小更便宜的器件,或者以更低的速度等級實現設計目標。

    PlanAhead 設計工具可在縮短總設計時間的同時,還在結果中增加一定的一致性水平。通過利用以前的布局規(guī)劃或增量設計技術,您可以以更少的時間執(zhí)行設計反復,實現可重復的結果。您還可以利用成功結果,將它們鎖定下來或在其它設計中重用。

    解決真正棘手的性能問題所需要的絕不僅僅是增加新的菜單項或腳本能力。PlanAhead 軟件通過使用各種視圖(見圖 1)展示設計數據,提供了一個完整的環(huán)境,使該層次化方法實現交互并易于使用。這些獨立的視圖可以相互結合使用,從而允許您快速識別和瀏覽關鍵設計對象和信息。

    PlanAhead 軟件提供了設計的不同視圖,以顯示物理層次、屬性、網表與約束、器件封閉引腳、原理圖及更多

    圖 1:PlanAhead 軟件提供了設計的不同視圖,以顯示物理層次、屬性、網表與約束、器件封閉引腳、原理圖及更多。


    上一頁 1 2 3 下一頁

    評論


    相關推薦

    技術專區(qū)

    關閉
    主站蜘蛛池模板: 旌德县| 共和县| 年辖:市辖区| 龙陵县| 苏尼特左旗| 水富县| 新巴尔虎左旗| 图木舒克市| 卓资县| 庆城县| 资溪县| 淮安市| 雷山县| 克拉玛依市| 芷江| 陈巴尔虎旗| 吐鲁番市| 安泽县| 雅江县| 沭阳县| 师宗县| 安阳市| 乐业县| 湖州市| 博爱县| 梅州市| 吉林省| 额济纳旗| 三河市| 平陆县| 汉沽区| 榆林市| 伊宁县| 嘉义市| 邵阳市| 邯郸市| 盖州市| 民丰县| 朝阳县| 治多县| 宣威市|