• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 模擬技術 > 編輯觀點 > 硬件仿真正當時,DFT降低不良率

    硬件仿真正當時,DFT降低不良率

    作者:王瑩 時間:2012-09-12 來源:電子產品世界 收藏

      當今設計越來越復雜,已經向10億門進發,同時需要更快的上市時間,20nm、3D也成為研發熱門。如何提高設計效率? Graphics公司董事長兼CEO Walden Rhines稱硬件仿真(emulation)是仿真的潮流。
                                    
      而過去很多客戶采用軟件仿真(simulation),現在慢慢轉移到硬件仿真。因為硬件成本只有軟件的1/300。同時,驗證占整體設計的時間很長,硬件仿真能縮短時間、提高效率。

    本文引用地址:http://www.czjhyjcfj.com/article/136701.htm

      據悉,現在的必須要做很多驗證。其中的一個功能是抗靜電放電(ESD)測試。每個芯片都有一定的抗靜電能力,但是這個能力只有等到芯片制造封裝出來,到測試工廠去測時才被發現。

      公司的Calibre PERC工具利用特殊手段,能夠在芯片流片之前就告訴客戶抗靜電能力、失效風險在哪里,提高了芯片一次設計成功的幾率。

      (可測試性設計)方面,芯片的測試很重要。在測試芯片向量產生時,一般只看芯片設計里有哪些邏輯和功能,好的EDA工具可以幫你找出失效在哪里,可能的失效可以先去做測試。但是今天,在方面,沒有一個測試可以看出標準的庫單元里是否失效。我們能在庫里面可能失效的模型,放在我們測試的方案里。即芯片可能一樣通過了一般的測試,透過CellAware,測試后,失效率大幅降低。在一些初期的測試中發現,不良率可以從600~700ppm,降低到幾十ppm。這對于高檔產品很重要,一方面可以降低系統級測試的成本,另一方面可以使產品單價提高很多。



    關鍵詞: Mentor IC DFT

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 南康市| 陕西省| 西贡区| 阆中市| 周宁县| 家居| 嵩明县| 墨竹工卡县| 松江区| 文登市| 和林格尔县| 出国| 山丹县| 新竹县| 论坛| 资兴市| 永修县| 凌海市| 武川县| 临澧县| 泊头市| 民县| 岢岚县| 高碑店市| 大理市| 镇巴县| 汝城县| 贡觉县| 炎陵县| 桂林市| 察隅县| 鲁甸县| 车致| 莲花县| 喀喇| 通海县| 长治县| 潞西市| 宁武县| 禹城市| 黄浦区|