• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設(shè)計(jì)(08-100)

    DDR2 SDRAM介紹及其基于MPC8548 CPU的硬件設(shè)計(jì)(08-100)

    ——
    作者:王劍宇 思科公司高級硬件工程師 時(shí)間:2009-02-25 來源: 收藏

      針對這個(gè)問題,做了改進(jìn)。允許RD AP命令提前發(fā)出,甚至可以緊跟ACT命令發(fā)出,但是要等待一個(gè)Additive Latency(即AL,附加延時(shí))后,該RD AP命令才能執(zhí)行。如圖3所示。

    本文引用地址:http://www.czjhyjcfj.com/article/91686.htm

     

      圖3 引入附加延遲AL的讀取模式【1】

      在圖3中,AL設(shè)置為tRCD-1,此時(shí),可以實(shí)現(xiàn)ACT和RD AP命令背靠背的發(fā)出,只不過,DDR2 SDRAM需要抑制RD AP命令,直到AL延時(shí)滿足后才能執(zhí)行。

     

      圖4 引入AL后的多Bank數(shù)據(jù)讀取

      如圖4,引入AL并設(shè)置AL為tRCD-1后,對于多個(gè)Bank數(shù)據(jù)讀取,輸出數(shù)據(jù)流之間不再出現(xiàn)間隙。

      這種為了避免ACT命令和RD AP命令沖突而提出的技術(shù)就叫做Posted CAS技術(shù)。其本質(zhì)就是將CAS#信號的使能時(shí)間段(即RD AP命令)直接插入到緊跟RAS#信號的使能時(shí)間段(即ACT命令)之后,雖然讀和寫操作并沒有得到提前,總的延遲時(shí)間也沒有發(fā)生改變,但引入這種技術(shù)后,可以避免在多Bank操作中的一個(gè)Bank的CAS#信號和其他Bank的RAS#信號發(fā)生沖突,從而提高了存儲(chǔ)芯片的使用效率。

      可以通過配置DDR2 SDRAM芯片內(nèi)部的EMR寄存器的第3~5位,將附加延時(shí)AL配置為0~5個(gè)時(shí)鐘周期。

    上拉電阻相關(guān)文章:上拉電阻原理


    關(guān)鍵詞: 思科 DDR2 SDRAM

    評論


    相關(guān)推薦

    技術(shù)專區(qū)

    關(guān)閉
    主站蜘蛛池模板: 万荣县| 泌阳县| 油尖旺区| 安远县| 江源县| 甘泉县| 霞浦县| 襄城县| 陇南市| 澎湖县| 开封市| 池州市| 唐河县| 林西县| 恭城| 静宁县| 察雅县| 密云县| 蓝山县| 女性| 古丈县| 原平市| 乐清市| 东明县| 枣阳市| 长泰县| 西峡县| 大安市| 南丰县| 饶河县| 乌鲁木齐市| 宜良县| 柳林县| 大竹县| 闻喜县| 垣曲县| 安远县| 衡南县| 南阳市| 恩施市| 南丰县|