• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 汽車電子 > 設計應用 > MCS-51單片機與CPLD/FPGA接口邏輯設計

    MCS-51單片機與CPLD/FPGA接口邏輯設計

    ——
    作者:一葦 時間:2007-04-11 來源:21IC 收藏
    在功能上,與大規模CPLD有很強的互補性。具有性能價格比高、功能靈活、易于人機對話、良好的數據處理能力濰點;則具有高速、高可靠以及開發便捷、規范等優點。以此兩類器件相結合的電路結構在許多高性能儀器儀表和電子產品中仍將被廣泛應用。本文就的接口方式作一簡單介紹,希望對從事單片機和研發的朋友能有所啟發。     

    單片機與CPLD/FPGA的接口方式一般有兩種,即總線方式與獨立方式,分別說明如下:

    一、總線方式
        

    單片機以總線方式與CPLD/FPGA進行數據與控制信息通信有許多優點。    

    (1)速度快。如圖一所示,其通信工作時序是純硬件行為,對于單片機,只需一條單字節指令就能完成所需的讀/寫時序,如:    

    MOV @DPTR,A ;MOV A,@DPTR

    總線

                                                               圖1 總線

    (2)節省CPLD芯片的I/O口線。如圖二所示,如果將圖中的譯碼器DECODER設置足夠的譯碼輸出,并安排足夠的鎖存器,就能僅通過19根o口線在FPGW與單片機之間進行各種類型的數據與控制信息交換。    

    CPLD芯片I

                                                      圖2 CPLD芯片I/O口線

    (3)相對于非總線方式,單片機編程簡捷,控制可靠。    

    (4)在CPLD/FPGA中通過邏輯切換,單片機易于與SRAM或ROM接口。這種方式有許多實用之處,如利用類似于微處理器系統的DMA的工作方式,首先由CPLD/FPGA與接口的高速A/D等器件進行高速數據采樣,并將數據暫存于SRAM中,采樣結束后,通過切換,使單片機與SRAM以總線方式進行數據通信,以便發揮單片機強大的數據處理能力。     

    單片機與CPLD/FPGA以總線方式通信的,重要的是要詳細了解單片機的總線讀寫時序,根據時序圖來設計邏輯結構。圖一是系列單片機的時序圖,其時序電平變化速度與單片機工作時鐘頻率有關。圖中,ALE為地址鎖存使能信號,可利用其下降沿將低8位地址鎖存于CPLD/FPGA中的地址鎖存器(LATCH_ADDRES)中;當ALE將低8位地址通過P0鎖存的同時,高8位地址已穩定建立于P2口,單片機利用讀指令允許信號PSEN的低電平從外部ROM中將指令從P0口讀入,由時序圖可見,其指令讀入的時機是在PSEN的上升沿之前。接下來,由P2口和P0口分別輸出高8位和低8位數據地址,并由ALE的下降沿將P0口的低8位地址鎖存于地址鎖存器。若需從CPLD/FPGA中讀出數據,單片機則通過指令“MOVXA,@DPTR”使RD信號為低電平,由P0口將圖二中鎖存器LATCH_IN1中的數據讀入累加器A;但若欲將累加器A的數據寫進CPLD/FPGA,則需通過指令“MOVX



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 德州市| 明水县| 榆树市| 河池市| 九台市| 兴义市| 宜兰市| 兴海县| 安平县| 京山县| 昌江| 佛山市| 永济市| 山东省| 东乌| 静安区| 高碑店市| 友谊县| 那坡县| 华坪县| 宝兴县| 保亭| 靖江市| 忻州市| 城市| 鹤壁市| 卢湾区| 颍上县| 四子王旗| 正镶白旗| 阿坝| 晋宁县| 宁蒗| 灵台县| 彩票| 凌云县| 类乌齐县| 长治县| 张家口市| 宁乡县| 保靖县|