• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 新品快遞 > Altera攜手EDA伙伴實現高級信號完整性技術

    Altera攜手EDA伙伴實現高級信號完整性技術

    ——
    作者: 時間:2007-02-02 來源: 收藏
      宣布通過其合作伙伴實現了預加重和均衡鏈路估算(PELE)技術,幫助設計人員在 Stratix® II GX FPGA中估算信號完整性設置。Mentor Graphics公司是首家在工具流中集成了PELE的合作伙伴。PELE最初只適用于的內部信號完整性專家系統,與Mentor Graphics® HyperLynx工具結合后,高速設計人員采用該技術在幾個小時內便可以完成系統仿真,并預測系統性能;而采用別的方式在實驗室測試臺上驗證性能則需要花費幾個月的時間。

      Altera亞太區市場總監梁樂觀先生表示:“在我們合作伙伴設計工具中集成PELE,是加速客戶多吉比特收發器設計并幫助其將產品迅速推向市場的關鍵步驟。Altera致力于提供工具來幫助客戶以最高效的方法開發下一代系統。”

      工作原理

      通過完整的Stratix II GX多吉比特收發器MATLAB模型,PELE技術利用從用戶串行通道中獨立提取或者測量到的頻域特征參數來為每一通道搜索信號完整性最佳設置。Stratix II GX FPGA集成了工作在6  
    00Mbps至6.375Gbps的20個低功耗收發器,這種方法降低了確定其最佳信號完整性設置時的估算誤差。

      HyperLynx設計工具使客戶能夠從電路板和背板電路中提取高速互聯的頻域S特征參數,例如Molex公司新的I-Trac背板系統等。將Altera PELE技術嵌入到Mentor設計流程中這種方式可以確保文件的兼容性。PELE直接將HyperLynx或者客戶測量數據導入到頻域S參數文件中,直接配置Mentor的ELDO模擬仿真器,切實提高了效能,降低了設計風險。然后,用戶利用Stratix II GX ELDO模型輸出,在很短的時間內便可以從數千億比特中預測誤碼率(BER)以及眼圖張開程度。



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 安庆市| 宁波市| 泸水县| 鞍山市| 和静县| 蒙山县| 吉林市| 盐池县| 利津县| 班戈县| 天镇县| 漾濞| 珠海市| 漠河县| 饶平县| 凤庆县| 荥经县| 土默特右旗| 卫辉市| 会理县| 中宁县| 临泉县| 常德市| 南开区| 南宫市| 万荣县| 德江县| 获嘉县| 三门县| 徐州市| 盐亭县| 宜阳县| 图木舒克市| 苗栗市| 凤凰县| 彰武县| 永州市| 英德市| 勐海县| 福贡县| 闸北区|