• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 業界動態 > 西門子與聯華電子合作開發3D IC混合鍵合流程

    西門子與聯華電子合作開發3D IC混合鍵合流程

    作者: 時間:2022-09-29 來源:電子產品世界 收藏


    本文引用地址:http://www.czjhyjcfj.com/article/202209/438762.htm

    1664459038128076.jpg

    數字化工業軟件近日與半導體晶圓制造大廠 (UMC) 合作,面向的晶圓堆疊 (wafer-on-wafer) 和芯片晶圓堆疊 (chip-on-wafer) 技術,提供新的多芯片  (三維集成電路) 規劃、裝配驗證和寄生參數提取 (PEX) 工作流程。聯電將同時向全球客戶提供此項新流程。

    通過在單個封裝組件中提供硅片或小芯片 (chiplet) 彼此堆疊的技術,客戶可以在相同甚至更小的芯片面積上實現多個組件功能。相比于在 PCB 上鋪設多個芯片的傳統配置,該方法不僅更加節省空間,還能以更低的功耗實現更出色的系統性能和更多的功能。

    組件技術開發和設計支持副總裁鄭子銘表示:“我們的客戶現在可以使用經驗證且可靠的晶圓制造設計套件與流程,來驗證其堆疊組件的設計,同時校正芯片對齊與連接性,并提取寄生參數,以便在信號完整性仿真中使用。聯電與 EDA 的共同客戶對高性能計算、射頻、人工智能物聯網等應用的需求正日漸增長,隨之帶來對 解決方案的大量需求,此次聯電與的合作將幫助客戶加快其集成產品設計的上市時間。”

    聯華電子開發了全新的混合鍵合 (hybrid-bonding) 3D 版圖和電路比較 (LVS) 驗證和寄生參數提取工作流程,使用西門子的 XPEDITION? Substrate Integrator 軟件進行設計規劃和裝配、西門子的Calibre? 3DSTACK 軟件進行芯片間的連接性檢查,同時使用 Calibre nmDRC 軟件、Calibre nmLVS 軟件和 Calibre xACT? 軟件來執行 IC 與芯片間擴展物理和電路驗證任務。

    西門子數字化工業軟件電子板系統高級副總裁 AJ Incorvaia 表示:“西門子非常高興能夠與聯華電子進一步深化合作,為雙方共同客戶提供更優解決方案。隨著客戶不斷開發復雜度更高的設計,我們已經準備好為其提供所需的先進工作流程,以實現這些復雜設計。”



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 门源| 甘孜| 应城市| 建阳市| 六枝特区| 棋牌| 安乡县| 永安市| 门源| 晋江市| 忻州市| 那坡县| 紫阳县| 吉林省| 宜城市| 六盘水市| 璧山县| 泉州市| 晋城| 大城县| 襄樊市| 巴林左旗| 清丰县| 湘潭县| 泽普县| 盱眙县| 辉县市| 云南省| 阿合奇县| 平遥县| 淳化县| 盘山县| 繁昌县| 平南县| 建阳市| 宜兴市| 喀什市| 抚顺市| 甘南县| 乌拉特中旗| 洛南县|