• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 設計應用 > 如何降低DDR4系統功耗?PSOD輸出藏貓膩

    如何降低DDR4系統功耗?PSOD輸出藏貓膩

    作者: 時間:2017-06-03 來源:網絡 收藏

    是JEDEC組織關于DRAM器件的下一代標準。主要是針對需要高帶寬低功耗的場合。這些需求導致了芯片引入了一些新的特點,這些新的特點,導致在系統設計中,引入一些新的設計需求。

    本文引用地址:http://www.czjhyjcfj.com/article/201706/346819.htm

    DDR4的I/O架構稱為PSOD(Pseudo Open Drain),這個新的設計,將會帶來接收端功耗的變化,以及Vref電平的差異。接下來的將會討論PSOD輸出和上一代DDR3標準的差異。

    vs STLL

    驅動DRAM工業發展的一個主要市場需求是對內存器件的低功耗要求。介于這個原因,DDR4引入了一個新的IO驅動標準,成為PSOD(Pseudo Open Drain)。在PSOD里,接收端將信號端接到軌電壓(VDD),而不是軌電壓的一半(VDD/2)。

    為了直觀的看出端接方式的差異對總的功耗的影響,下面分別比較了在輸出高和低得情況下,DDR4/DDR3的電流流向。

    當輸出為低時,SSTL/的都會有電流流過。實際上,的拉電流會比SSTL稍大,因為其端接的軌電壓,而SSTL的端接到軌電壓的一般。這個也是為什么DDR4的軌電壓選用了一個稍微低一點的電平。

    主要的區別在于輸出高電平時。SSTL電平將會繼續有消耗電流,并且電流大小和輸出低電平的時候一致。POD在輸出高電平時,沒有工作電流。

    所以,一個降低DDR4系統功耗的方法是,盡量加大DDR4輸出高的數量。這個就是為什么DDR4中多了“DBI管腳”。舉個例子,當8bit lane中有至少有5個DQ都是低時,所有的Bit將會被翻轉,并且DBI(Data Bus Inversion)置低,用來指示數據線的反轉。通過這個方法,總共9個信號中(8個DQ和1個DBI),總有至少5個是被驅動為高電平。如果原始的數據中有4個或者更多的信號被驅動為高時,那么DBI信號也將會設為高,同樣,還是9個里面至少有5個為高。這樣的話,在每一個數據傳輸的過程中,都是至少有5/9的數據是高電平,可以在一定程度上降低了功耗。

    與非網原創內容,未經許可,不得轉載!



    關鍵詞: DDR4 POD

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 景东| 南澳县| 青浦区| 巩留县| 共和县| 竹北市| 浦东新区| 玉林市| 米泉市| 临颍县| 平阳县| 游戏| 达日县| 曲阳县| 山东省| 平乐县| 新泰市| 大方县| 集安市| 张家界市| 兴和县| 泸州市| 七台河市| 海宁市| 祁阳县| 安图县| 凤台县| 萨嘎县| 汉中市| 探索| 邹城市| 兴文县| 泗阳县| 罗江县| 潜江市| 焦作市| 嘉峪关市| 玉龙| 交城县| 如皋市| 英超|