• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設計應用 > 基于DDS技術三相功率可控PWM信號的FPGA實現

    基于DDS技術三相功率可控PWM信號的FPGA實現

    作者: 時間:2011-05-18 來源:網絡 收藏


    摘要:本文利用技術實現了高精度、高分辨率的三相脈沖信號,并通過AGC程控放大技術實現對信號的功率可控。本設計具有控制靈活,輸出頻率穩定和范圍寬等優點,具有廣闊的應用價值。
    關鍵詞:現場可編程門陣列;直接數字頻率合成;功率放大可控;脈寬調制

    0 引言
    脈寬調制技術()目前廣泛應用在電力、電子、微型計算機、自動控制等多個學科領域。本設計采用基于的直接數字頻率合成()技術,通過D/A轉換進行程控放大,實現了可控的PWM信號。

    1 系統的設計原理和實現過程
    1.1 的設計原理
    直接數字頻率合成器(DDS)的組成見圖1。fc為時鐘頻率,K為頻率控制字,N為相位累加器的字長,W波形存儲器地址線位數,L為ROM數據線寬度(一般也為D/A轉換器的位數),fo為輸出頻率。相位累加器按照時鐘脈fc的時序,對輸入頻率控制字K進行累加,相位累加器的輸出作為波形存儲器的地址輸入。相位累加器的輸出對應于該時刻合成周期信號的相位,由于N位累加產生溢出,因而相位是周期性的,在0~2π范圍內變化。2π/2N rad是最小的相位增量,完成一整周的正弦波輸出需要經過2π/(K×2π/2N rad)個系統時鐘周期。因此,可以得到輸出波形的頻率fo為:

    本文引用地址:http://www.czjhyjcfj.com/article/191205.htm

    b.JPG

    而DDS的最小頻率分辨率(即最低的合成頻率)為
    a.JPG
    最高的基波合成頻率受奈奎斯持抽樣定理的限制(至少每周兩次抽樣才能重構波形)。

    a.JPG


    由此可以看出,DDS具有高頻率分辨率的特點。在fc固定時,取決于相位累加器的位數N,只要N足夠大,理論上就可以獲得相應的分辨精度,這是傳統方法難以實現的。DDS中相位改變是線性過程,其相位誤差主要依賴于時鐘的相位特性,相位誤差小,形成的信號具有良好的頻譜特性。
    1.2 用和DDS技術產生三相PWM的原理
    本設計需要設計能夠輸出三相的PWM信號。根據DDS的原理,相位累加器的輸出對應于該時刻合成周期信號的相位,并且相位具有周期性,在0~2π范圍內變化。因此設置相位累加器的初始值,就可以使產生的信號具有不同的初相位。

    pwm相關文章:pwm原理



    上一頁 1 2 3 下一頁

    關鍵詞: FPGA DDS PWM 三相功率

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 蓝田县| 鹤岗市| 新河县| 宜丰县| 浦东新区| 沁源县| 芒康县| 延吉市| 兴义市| 新和县| 东宁县| 当阳市| 新沂市| 长岭县| 莫力| 巫山县| 闽清县| 双桥区| 微博| 通化市| 白玉县| 南投县| 五大连池市| 高阳县| 图们市| 诸城市| 丰城市| 瓦房店市| 宣城市| 城市| 武强县| 石嘴山市| 安阳市| 加查县| 东阿县| 布拖县| 图们市| 通州市| 远安县| 松滋市| 桐柏县|