• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設計應用 > SoC用低電壓SRAM技術

    SoC用低電壓SRAM技術

    作者: 時間:2012-02-22 來源:網絡 收藏

    東芝在“2010 Symposium on VLSITechnology”上,發布了采用09年開始量產的40nm工藝技術。該技術為主要用于便攜產品及消費類產品的低功耗工藝技術。通過控制晶體管閾值電壓的經時變化,可抑制的最小驅動電壓上升。東芝此次證實,單元面積僅為0.24μm2的32Mbit的驅動電壓可在確保95%以上成品率的情況下降至0.9V.因此,低功耗的驅動電壓可從65nm工藝時的1.2V降至0.9V以下。

    本文引用地址:http://www.czjhyjcfj.com/article/190733.htm

    降低SRAM的電壓是實現微細化時存在的最大技術課題之一。SRAM由于集成尺寸比邏輯部分小的晶體管,因此容易導致每個晶體管的閾值電壓不均。而且,使6個晶體管聯動可實現存儲器功能,因此每個晶體管的不均都容易引發性能不良。所以,尖端SoC“需要以較高的成品率制造大容量且工作的SRAM的技術”(東芝半導體系統LSI業務部系統LSI元件技術開發部部長親松尚人)。

    此次,作為滿足該要求的混載SRAM技術,東芝開發出了不易受NBTI(negative bias temperatureinstability)等導致的閾值電壓變化影響的晶體管技術。NBTI是指晶體管的閾值電壓隨著時間的推移,受印加電壓及溫度的影響發生變化的現象。該公司此次的技術由2個要素構成,分別是(1)控制NBTI發生,(2)控制NBTI等導致的閾值電壓變動對晶體管工作造成的影響。

    1.jpg
    在確保95%以上成品率的情況下,SRAM的驅動電壓可降至0.9V

    2.jpg
    通過向柵極絕緣膜添加Hf,控制NBTI

    3.jpg
    通過改進硅化工藝,控制結漏導致的閾值電壓漂移


    上一頁 1 2 下一頁

    關鍵詞: SRAM SoC 低電壓

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 东源县| 马尔康县| 宣城市| 福安市| 柞水县| 承德市| 堆龙德庆县| 集贤县| 长垣县| 二连浩特市| 石景山区| 泸西县| 高唐县| 榆社县| 永德县| 密山市| 怀集县| 江城| 民乐县| 革吉县| 台中市| 马边| 河西区| 西乡县| 陆良县| 泸州市| 沈丘县| 太仆寺旗| 麟游县| 孝昌县| 阿拉尔市| 双辽市| 小金县| 乌拉特前旗| 历史| 原阳县| 隆安县| 靖安县| 宁波市| 嵊泗县| 西青区|