• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 設計應用 > A/D轉換器AD7262芯片簡介

    A/D轉換器AD7262芯片簡介

    作者: 時間:2012-01-16 來源:網絡 收藏

    主要特點

    本文引用地址:http://www.czjhyjcfj.com/article/172238.htm

      具有高速低功耗同步采樣,最高可達1 MS/s。其內部集成的可編程放大器PGA有14種放大增益可供選擇。兩組比較器A、B和C、D用作電機控制或各種電極傳感器的運算器。其中比較器A和B具有低功耗特點,比較器C和D具有高速特點。雙通道差分輸入同時采樣和A/D轉換,輸入阻抗大于1 GΩ。單電源+5 V供電。PGA增益為2,-3 dB帶寬為1.7 MHz,信噪比SNR為73 dB;其增益為32時,信噪比為66 dB。輸入直流漏電流±0.001μA,失調漂移為2.5μV/℃。帶有串行外設接口SPI,兼容QSPI,MICROWIRE,DSP。該器件具有多種節能模式,動態匹配所需內部模塊,具有寄存器控制和引腳驅動兩種工作方式。

    引腳功能

      AVcc:模擬電源輸入端,4.75~5.25 V;

      CA_CBVCC/CC_CDVCC:比較器的電源輸入端,2.7~5.25 V;

      CA_CB_GND/CC_CD_GND:比較器的地輸入端;

      VA+/VA-,VB+/VB-:A/DA和B通道的差分模擬輸入端;

      VREFA/VREFB:A/DA和B通道的基準電壓輸入輸出端;

      SCLK:串行時鐘,SPI通訊時鐘,也是A/D轉換過程的時鐘源;

      CAL:初始化內部失調校準邏輯輸入;

      PD2:節能模式選擇邏輯輸入;

      PD1:節能模式選擇邏輯輸入;

      PD0/DIN:節能模式選擇邏輯輸入,同時在寄存器控制模式下為數據輸入端;

      CS:片選輸入端;

      CA+/CA-,CB+/CB-:比較器A和B的差分輸入端;

      CC+/CC-,CD+/CD-:比較器C和D的差分輸入端;

      AGND:模擬地輸入端;

      DGND:數字地輸入端;

      COUTA~COUTD:比較器CMOS推拉輸出,使用VDRIVE時,為數字輸出端;

      DOUTA/DOUTB:A/D轉換串行數據輸出端;

      G0~G3:增益倍數邏輯輸入端,當全為低電平時,為寄存器控制工作方式;

      VDRIVE:邏輯電源輸入端,2.7~5.25 V;

      REFSEL:基準電壓選擇端,高電平使用內部基準電壓,低電平使用外部基準電壓。

    內部結構

      圖1為的內部結構圖。兩路差分信號通過各自的PGA同步采樣放大后,進入跟蹤保持器,此時由控制邏輯控制2個12位的逐次逼近型A/D實現模擬數字轉換,最后由輸出驅動器分別串行驅動輸出至DOUTA和DOUTB。


      在引腳驅動方式下,G0~G3必須至少有一個高電平。外接的G0~G3決定PGA的放大倍數。PD2~PD0 3個端口電平控制其內部比較器和12位的A/D轉換器各模塊的使用或關閉。在寄存器控制方式下,PD2,PD1,G0~G3全為低電平。PD0/DIN為數據輸入端,用于寫入相關控制寄存器,動態配置放大倍數、校準和節能模式。以2的補碼輸出轉換結果。

    比較器相關文章:比較器工作原理




    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 阿拉善右旗| 吉林市| 中山市| 屏南县| 渝中区| 汶上县| 遂溪县| 民乐县| 乐东| 友谊县| 平原县| 芦溪县| 大余县| 大庆市| 诏安县| 友谊县| 个旧市| 肃南| 宿松县| 庄浪县| 富锦市| 元氏县| 白沙| 扎兰屯市| 福州市| 都昌县| 宜州市| 广昌县| 余姚市| 石河子市| 尖扎县| 安丘市| 和政县| 天津市| 南平市| 岑巩县| 宿松县| 京山县| 星座| 潞城市| 延边|