• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 手機與無線通信 > 設計應用 > 光纖傳輸技術在雷達信號記錄重演系統中的應用

    光纖傳輸技術在雷達信號記錄重演系統中的應用

    作者: 時間:2012-04-26 來源:網絡 收藏

    2 設計及實現
    FPGA在現代電子電路設計中得到越來越廣泛的,其容量、功能、可靠性以及響應速度在不斷提高。ALTERA公司的StratixGx系列FPGA除具有傳統FPGA的功能外,還具備了能實現的高速串行收發器(Transeiver)。StratixGX器件含有4~20個低功耗收發器,可在整個500 Mbit·s-1~3.1875 Gbit·s-1數據速率范圍內工作。設計選用的芯片型號為EP1SGX25DF67216,器件中等價邏輯單元(LE)高達41 250個,片內存儲器達到3.4 MB,可滿足對存儲器要求較多的。該器件具有易于調整的動態預加重、均衡和輸出電壓控制,再加上特殊的封裝、噪聲濾除、優異的接收器靈敏度和穩定的時鐘數據恢復設計,保證了最優異的完整性,是高速背板接口、芯片之間和通信協議橋接的理想選擇。
    2.1 高速串行收發器原理
    高速串行收發器內建物理編碼子層(PCS)模塊節省了寶貴的邏輯資源,簡化了設計支持,能夠方便實現協議設計。每個收發器都支持多種協議標準,包括PCI Express、串行數據接口(SDI)、XAUI、SONET、千兆以太網、RapidIO和FiberChannel等。
    在StratixGX器件中,一個高速收發器塊包含4個收發通道,這4個收發通道共用一個發送鎖相環,每個通道內部有獨立的接收鎖相環。高速串行收發器發送模塊和接收模塊的原理框圖分別如圖2和圖3所示。

    本文引用地址:http://www.czjhyjcfj.com/article/155074.htm

    b.JPG

    c.JPG


    每個收發通道其物理接口電平為1.5 V的PCML,通過交流耦合,可以和LVDS、LVPECL、3.3 V-PCML接口相連。



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 新宁县| 饶河县| 福建省| 沈阳市| 民权县| 翼城县| 古浪县| 陇南市| 兴安盟| 江陵县| 宁德市| 临沧市| 梧州市| 武汉市| 新和县| 宝山区| 卓尼县| 新巴尔虎右旗| 东乡族自治县| 宜都市| 敖汉旗| 新宁县| 交口县| 长海县| 嘉峪关市| 博湖县| 自贡市| 万安县| 济宁市| 沂南县| 旬阳县| 德格县| 兴业县| 漠河县| 唐山市| 高尔夫| 湖北省| 南开区| 富平县| 肇庆市| 黄浦区|