• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 新品快遞 > Altera發布具有第二代模型綜合技術的DSP Builder工具8.0

    Altera發布具有第二代模型綜合技術的DSP Builder工具8.0

    作者: 時間:2008-07-04 來源:電子產品世界 收藏

      面向高性能數字信號處理(DSP)設計,公司發布具有第二代模型綜合技術的工具8.0。該技術使DSP設計人員第一次能夠自動生成基于高級Simulink設計描述的時序優化RTL代碼。借助這一新的,設計人員在幾分鐘內就可以實現接近峰值FPGA性能的高性能設計。和手動優化HDL代碼需要數小時甚至數天時間相比,這大大提高了效能。

    本文引用地址:http://www.czjhyjcfj.com/article/85296.htm

      The MathWorks信號處理和通信市場總監Ken Karnofsky評論說:“是第二代基于模型的綜合技術,在設計高性能DSP時,客戶可以借助該技術使用Simulink作為建模、仿真和實施環境。該技術大大提高了設計人員在 FPGA上實現DSP功能時的效能。”

      設計無線基站多載波、多天線處理等實際應用中的多通道信號處理數據通路時,新的DSP Builder第二代綜合技術極大地提高了效能。DSP Builder工具自動加入流水線級和寄存器,通過時分復用生成高度優化的功能設計,例如數字上變頻(DUC)、下變頻(DDC)、峰值因子抑制(CFR)和數字預失真(DPD)等。這大大提高了效能,使用戶能夠迅速完成系統級設計,針對載波帶寬、載波數、天線和分區變化輕松調整設計。DSP Builder 8.0提供了多天線、多載波WiMAX和WCDMA DUC設計實例,以及DDC設計等。

      軟件、和DSP市場總監Chris Balough表示,“Altera一直在為FPGA設計效能設置標準,包括高性能DSP設計。DSP Builder  8.0中包含的創新綜合技術實現了時序推動的FPGA實施環境,幫助設計人員通過簡單的點擊獲得他們需要的系統性能——效能提高了一個數量級。”

    linux操作系統文章專題:linux操作系統詳解(linux不再難懂)


    關鍵詞: Altera DSP Builder RF 嵌入式

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 昌都县| 高要市| 彭山县| 泽州县| 四平市| 年辖:市辖区| 宿州市| 新兴县| 永州市| 新竹县| 苏州市| 九台市| 武城县| 中牟县| 香格里拉县| 渝北区| 瑞金市| 盘山县| 塘沽区| 嵩明县| 积石山| 尚义县| 金溪县| 包头市| 长岛县| 府谷县| 牟定县| 江口县| 岱山县| 新河县| 蛟河市| 富蕴县| 忻州市| 永新县| 朝阳市| 柯坪县| 南江县| 马公市| 南漳县| 阿克陶县| 江油市|