• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > FPGA到高速DRAM的接口設計(04-100)

    FPGA到高速DRAM的接口設計(04-100)

    —— FPGA到高速DRAM的接口設計
    作者:Altera 公司 Lalitha Oruganti 時間:2008-03-28 來源:電子產(chǎn)品世界 收藏

      做為系統(tǒng)的核心元件正在更多的用于網(wǎng)絡、通信、存儲和高性能計算應用中,在這些應用中都需要復雜的數(shù)據(jù)處理。

    本文引用地址:http://www.czjhyjcfj.com/article/80852.htm

      所以,現(xiàn)在支持高速、外部存儲器接口是必須遵循的?,F(xiàn)在的具有直接接口各種高速存儲器件的專門特性。本文集中描述高速到FPGA的接口設計。

      設計高速外部存儲器接口不是一件簡單的任務。例如,同步已發(fā)展成高性能、高密度存儲器并正在用于主機中。最新的存儲器—DDR SDRAM,DDR2和RLDRAM II支持頻率范圍達到133MHz(260Mbits/s)~400MHz(800Mbits/s)。

      因此,設計人員往往會遇到下列問題:DQ—DQS相位管理、嚴格的定時限制、信號完整性問題和同步開關轉換輸出(SSO)噪聲。另外一些板設計問題會延長設計周期或強迫接受降低性能。

      DQ-DQS相位關系管理

      DDR SDRAM靠數(shù)據(jù)選通信號(DQS)達到高速工作。DQS是用于DQ線上選通數(shù)據(jù)的非連續(xù)運行來保證它們彼此跟蹤溫度和電壓變化。DDR SDRAM 用片上鎖延遲環(huán)(DLL)輸出相對于相應DQ的DQS。

      DQ和DQS信號間的相位關系對于DDR SDRAM和DDR2接口是重要的。當寫DRAM時,F(xiàn)PGA中的存儲器控制器必須產(chǎn)生一個DQS信號,此信號是中心對準在DQ數(shù)據(jù)信號中。在讀存儲器時,進入FPGA的DQS是相對于DQ信號的沿對準(圖1)。


    上一頁 1 2 3 4 5 下一頁

    關鍵詞: Altera FPGA DRAM

    評論


    相關推薦

    技術專區(qū)

    關閉
    主站蜘蛛池模板: 博湖县| 德江县| 上栗县| 密云县| 岑溪市| 伊宁市| 贡觉县| 台北县| 锡林郭勒盟| 荆州市| 陇川县| 中西区| 丽水市| 芜湖县| 三河市| 水城县| 贡山| 洛扎县| 潍坊市| 游戏| 凤阳县| 报价| 大田县| 龙州县| 陆川县| 海口市| 洛隆县| 嘉祥县| 安宁市| 施秉县| 常德市| 乌鲁木齐县| 平安县| 东源县| 甘孜| 景德镇市| 乳源| 东源县| 常德市| 广安市| 贞丰县|