• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 新品快遞 > Unisys采用Cadence IFV形式驗證器提高設計能力

    Unisys采用Cadence IFV形式驗證器提高設計能力

    ——
    作者: 時間:2007-07-24 來源:電子產(chǎn)品世界 收藏

      Cadence設計系統(tǒng)公司宣布,公司已經(jīng)將Cadence® Incisive® Formal Verifier( )納入它的設計流程,以便進行基于斷言的形式分析。利用Incisive Formal Verifier,在眾多場所提供先進復雜的芯片時獲得了生產(chǎn)率的提高和整體質(zhì)量的改善。

      作為Cadence Logic Design Team Solution之“Design with Verification”方法的一部分,Incisive Formal Verifier在設計前期發(fā)現(xiàn)了許多難以找到的功能性”臭蟲”,實現(xiàn)了更高的團隊生產(chǎn)率并加速了項目的完成。邏輯設計師在驗證環(huán)境搭建完成之前幾個月就能夠驗證模塊設計,從而獲得了更快及更節(jié)省成本的全芯片驗證。而且,設計前期團隊開發(fā)的斷言是可以在后端流程的模擬和加速/仿真中充分再利用的,這增加了可觀察性,并帶來更快的調(diào)試速度和整體上更短的驗證周期。

      “Incisive Formal Verifier已幫助我們更高效和更早地將我們的企業(yè)服務器推向市場,而且還降低了成本,”Unisys平臺開發(fā)部副總裁Steve Guarrieri表示,“另外,它還幫助減少了因為功能邊界問題而重新投片的風險,并且我們發(fā)現(xiàn)它可以輕松和廣泛地配置于我們多個項目的標準產(chǎn)品流程中,包括我們最先進和最復雜的ASIC。”

      Unisys團隊報告了其在多個項目中的成功,其中包括一個高度復雜的ASIC設計。 Incisive Formal Verifier技術易于采用,并且對設計師友好,這進一步增強了基于Incisive Design Team Simulator及 Incisive Palladium® Emulator的Unisys驗證環(huán)境。當Unisys集成了全面的基于斷言的“從規(guī)劃到閉合”驗證方法學后,它實現(xiàn)了生產(chǎn)率的顯著提高。

      “我們非常高興地看到像Unisys這樣的公司從Cadence Logic Design Team Solution 的前期驗證技術中獲益,”Cadence公司驗證部門全球營銷副總裁Steve Glaser表示,“Incisive Formal Verifier提供了完整的基于斷言的‘從規(guī)劃到閉合’驗證方法學,可獲得巨大的生產(chǎn)率和質(zhì)量改進,而且對于想優(yōu)化RTL生成和提高項目整體上市時間的設計團隊,它提供了完美的工具。”



    關鍵詞: Unisys IFV

    評論


    技術專區(qū)

    關閉
    主站蜘蛛池模板: 常熟市| 临洮县| 施甸县| 卢湾区| 广丰县| 大埔县| 克东县| 县级市| 韶关市| 临沭县| 阳高县| 绥江县| 庄河市| 蒲江县| 桂林市| 琼中| 互助| 永胜县| 井研县| 岑巩县| 扬州市| 厦门市| 辽阳县| 孟州市| 瓦房店市| 乌拉特后旗| 涟水县| 麻城市| 营山县| 天柱县| 湘潭市| 新津县| 高唐县| 鸡东县| 东至县| 邳州市| 田东县| 裕民县| 吉林省| 灵璧县| 金秀|