• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 設計應用 > 一種基于WM8741的音頻解碼器研究與設計

    一種基于WM8741的音頻解碼器研究與設計

    作者: 時間:2010-05-08 來源:網絡 收藏

      3.2數字音頻信號接收模塊

      CS8416是數字音頻信號接收電路的核心。在軟件控制方式下,MCU通過SPI或I2C接口沒置參數。該方式還可靈活更改內部配置。在無MCU時則通過硬件控制方式改變其特定引腳電平實現控制。由于本系統中無MCU,因此采用硬件控制方式。在SDOUT引腳上用一只47kΩ電阻下拉至地即可,且引腳AUDIO、RCBL、U、C等不能懸空,必須通過一只47kΩ電阻上拉至高電平或下拉至低電平,以便系統復位后,CS8416通過檢測這些引腳電平決定其工作狀態。表1為該系統設計的控制引腳的配置。

      CS8416具有多個可選的音頻輸入接口。該系統設計是將CS8416的引腳RXSEL1接高電平,引腳RXSEL0接地,選擇引腳RXP3作為音頻數據輸入接口。音頻時鐘重建通過片上的鎖相環(PLL)實現,該鎖相環不需要過多地改變外部元件即可在很大范圍內鎖定輸入音頻數據中的取樣頻率Fs。但外接電阻電容組成的濾波電路也會影響其頻率變化范圍。為了獲得一個低抖動的重建時鐘,外接濾波器的電阻電容值如圖2所示。

      3.3數模轉換模塊

      WM874l的I2S輸入接口與CS8416的輸出連接時中間加入100Ω電阻進行緩沖,如圖2所示。WM874l設定硬件控制模式,即通過特定引腳的上拉或下拉狀態決定其工作狀態,且所有上拉或下拉的電阻均為10kΩ。該系統設計的控制引腳設置如表2所示。

      WM874l內部的主時鐘檢測電路自動確定主時鐘MCLK與采樣時鐘LRCLK關系,并確定最終采樣速率。盡管允許MCLK有一定的相位延遲和抖動,但設計時也應盡量使MCLK與LRCLK同步。數模轉換完成后,引腳VOULP、VOULN輸出左聲道的差分模擬電壓信號,引腳VOURP、VOURN輸出右聲道的差分模擬電壓信號。數字電路部分工作電壓為3.3V,模擬部分電源電壓為5V。所有電源引腳都連接一只10μF鉭電容和一只0.1μF陶瓷電容進行去耦濾波。數字地與模擬地之間通過一個磁珠連接,以減弱干擾。



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 卫辉市| 邯郸县| 若羌县| 沧州市| 安平县| 儋州市| 沧源| 靖边县| 明星| 交城县| 汉沽区| 湟源县| 麟游县| 濉溪县| 伊通| 临沂市| 都匀市| 邵阳县| 武乡县| 新津县| 泽库县| 集贤县| 蕉岭县| 临西县| 宕昌县| 虎林市| 定州市| 台湾省| 波密县| 息烽县| 岳西县| 杂多县| 临清市| 开鲁县| 广德县| 武山县| 台安县| 漳州市| 云霄县| 沂南县| 云霄县|