• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 賽靈思三十周年專題 > MathWorks HDL ta工具新添Xilinx FPGA 硬件驗證功能

    MathWorks HDL ta工具新添Xilinx FPGA 硬件驗證功能

    作者: 時間:2014-04-10 來源:電子產品世界 收藏

        日前宣布適用于  開發板且新添了 在環(FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程師們能夠在使用Simulink 作為系統級測試臺架的同時,以硬件速度驗證其設計。

    本文引用地址:http://www.czjhyjcfj.com/article/236308.htm

      EDA Simulator Link 支持 HDL 驗證選項全集使用在 MATLAB 和 Simulink 中創建的算法,而 FIL 的引入則進一步補充了這一全集。基于  的驗證不僅提供了比 HDL 仿真器高得多的運行時性能,而且增強了算法的實際應用效果。

      主要的產品功能包括以下能力:

      • 使用適用于 Spartan 和 Virtex 類設備的 FPGA 開發板(包括 Virtex-6 ML605 開發板),驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現。

      • 使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的協同仿真,驗證 MATLAB 代碼和 Simulink 模型的 HDL 實現

      • 生成適用于 SystemC 虛擬原型環境的 TLM 2.0 組件。

     

      圖注:

      EDA Simulator Link 為  Virtex6 和 Spartan6 FPGA 開發板提供了 FIL 仿真支持



    關鍵詞: MathWorks Xilinx FPGA

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 平凉市| 正镶白旗| 新野县| 即墨市| 沙坪坝区| 翼城县| 平安县| 舒兰市| 陵川县| 嘉鱼县| 克什克腾旗| 那坡县| 华宁县| 古田县| 南江县| 黑河市| 武穴市| 互助| 原阳县| 东乌| 潞城市| 和林格尔县| 陈巴尔虎旗| 武胜县| 郸城县| 大邑县| 上杭县| 保康县| 遂宁市| 湘潭市| 隆回县| 阜阳市| 永德县| 灵宝市| 来安县| 嘉禾县| 大洼县| 汨罗市| 保亭| 神池县| 社会|