• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 手機與無線通信 > 設計應用 > 基于以太網的虛擬邏輯分析儀設計

    基于以太網的虛擬邏輯分析儀設計

    作者:張群 時間:2014-04-01 來源:電子產品世界 收藏

      方案設計

    本文引用地址:http://www.czjhyjcfj.com/article/235723.htm

      的硬件系統設計如圖1所示,采用EP2C8Q208C8作為核心處理器,1片SRAM(IS6125616AL)作為Nios II軟核運行的數據和程序空間,另1片SRAM作為數據采集存儲緩沖,外部32路輸入信號分2次存儲,然后通過串口或者網絡方式將數據傳輸到PC進行顯示處理。本地測量的時候可以啟用串口通訊方案,遠程測量時啟用網絡通訊方案。

      硬件電路設計

      FPGA電路設計

      EP2C8Q208C8芯片共含有208個管腳,除去電源部分的VCC、GND、鎖相環和配置部分占用的管腳之外,供用戶使用的I/O數量最后剩余為138個,I/O分配如表1所示。FPGA部分電路包括Bank、 I/O模塊、PLL鎖相環電路模塊、配置電路模塊等。其中,鎖相環電路設計,導線寬度至少達到20mil,同時加上磁珠和去耦電容,增加PLL工作穩定性。

    數字濾波器相關文章:數字濾波器原理
    鎖相環相關文章:鎖相環原理


    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 武清区| 静海县| 从化市| 宁河县| 临邑县| 民丰县| 克什克腾旗| 昌邑市| 玉门市| 乌审旗| 弥渡县| 区。| 博兴县| 霍山县| 平舆县| 宁海县| 望都县| 镇坪县| 黔东| 宁乡县| 鸡东县| 镇原县| 高清| 漳州市| 喀喇| 山东| 哈巴河县| 兴城市| 南宫市| 阳朔县| 新蔡县| 革吉县| 石门县| 韶山市| 商南县| 克东县| 随州市| 梨树县| 崇明县| 娄烦县| 措勤县|