• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 電源與新能源 > 設計應用 > 創新電源設計最大限度提升Virtex-7收發器性能

    創新電源設計最大限度提升Virtex-7收發器性能

    作者:Takayuki Mizutori 時間:2014-04-01 來源:電子產品世界 收藏

      隨著FPGA的高級程度日益提高,要求也變得更加復雜。對于當前設計而言,各團隊必須考慮對應每個電路與功能模塊的多個電壓軌以及幾個電壓電平與大電流需求。下面我們將深入討論有關Xilinx  FPGA的需求。

    本文引用地址:http://www.czjhyjcfj.com/article/235675.htm

      輸出電壓設置的準確性

      隨著半導體制造工藝技術的不斷發展,半導體的密度與性能,尤其是FPGA的密度和性能,取得了長足發展。同時,半導體公司也一直在降低其器件的核心電壓。

      這兩個因素進一步為設計帶來了挑戰,使設計人員難以選擇合適的電源電路。電路板布局與制造技術不足以管理幾毫伏內的電壓,但電源系統必須具備可測量的準確性與可靠性。如此一來,設計團隊在設計電源系統時,就必須將電源特點特性與器件特性納入綜合考慮事項。例如,1V核心電壓具有+/-30mV的電壓容差,如果電流以10A為單位進行變化,就會在5毫歐電源線上出現50mV的壓降(見圖1)。這樣在電路板設計過程中,就不容易在所有環境下管理電源電壓,使之不超過容差值。此外,如果設計團隊在使用負載點(POL)電源,它們不但需要極高的精確度,不超出+/-1%,而且還要具備高速瞬態響應。由于這些原因及其它原因,設計團隊在構建電路板之前,應充分了解設計以及提供給他們的各種選項。



    關鍵詞: Virtex-7 收發器 電源

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 霍林郭勒市| 若尔盖县| 通辽市| 霍林郭勒市| 普安县| 遵化市| 教育| 磐石市| 大厂| 海安县| 双辽市| 佛学| 康定县| 淳安县| 阿鲁科尔沁旗| 金坛市| 神池县| 贵阳市| 陇西县| 商都县| 孝昌县| 宜章县| 彩票| 荔浦县| 浦东新区| 桐庐县| 新野县| 莒南县| 屏东市| 宝山区| 乌兰县| 长海县| 通江县| 忻城县| 聂荣县| 南川市| 石城县| 盐源县| 双峰县| 盐边县| 金堂县|