• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 模擬技術 > 設計應用 > 一種高精度、寬動態范圍的APD偏壓控制/光功率監測電路設計

    一種高精度、寬動態范圍的APD偏壓控制/光功率監測電路設計

    作者: 時間:2013-11-24 來源:網絡 收藏
    : 2; TEXT-TRANSFORM: none; TEXT-INDENT: 0px; FONT: 14px/25px 宋體, arial; WHITE-SPACE: normal; ORPHANS: 2; LETTER-SPACING: normal; COLOR: rgb(0,0,0); WORD-SPACING: 0px; -webkit-text-size-adjust: auto; -webkit-text-stroke-width: 0px">
    3.3 GARD電路

    GARD電路主要用來屏蔽V線路不受漏電流的影響,以及濾除偏置控制電路的噪聲。GARD電路由VSET端運算放大器通過一個20 k歐姆的電阻進行驅動。該電阻與GARD端外接電容構成RC網絡,用于濾除運算放大器反饋網絡的熱噪聲。

    GARD電路的噪聲和小信號的截止頻率定義如下:
    一種高精度、寬動態范圍的APD偏壓控制/光功率監測電路設計

    其中:f3dB是內部電阻20 k歐姆和外接電容CGRD構成的低通濾波器的截止頻率;CGRD是GARD端至地的濾波電容。

    CGRD的容值越大(最大約0.01μF),ADL5317在最低輸入電流處的噪聲抑制性能越好,但是同時會延緩對VSET端電壓變換的響應時間。

    3.4 VCLH電路

    高電壓箝制電路(VCLH)是用于限制偏置電壓不能超過VCLH端電壓。其內部通過一只25k歐姆電阻將電位設置在相對于VPHV始終低2.0 V處,并不受溫度影響。

    在線性模式下,VCLH端與VPHV端連接,可擴展線性工作范圍(上限高達VPHV-1.5 V)。在電源跟隨模式下,VCLH端則必須置空。

    3.5 過流和過溫保護電路

    FALT是集電極開路邏輯輸出端(低電平有效),用于

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 夏津县| 延吉市| 福建省| 三明市| 罗山县| 咸丰县| 平远县| 五莲县| 裕民县| 桓台县| 万荣县| 沙坪坝区| 金乡县| 汤原县| 商城县| 皮山县| 元谋县| 边坝县| 上饶市| 佛学| 株洲市| 南漳县| 轮台县| 嘉义县| 卢湾区| 罗山县| 龙陵县| 洪江市| 南木林县| 保定市| 和田市| 温泉县| 尖扎县| 浙江省| 龙井市| 美姑县| 宜都市| 林口县| 武鸣县| 屯留县| 会东县|