• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁(yè) > EDA/PCB > 設(shè)計(jì)應(yīng)用 > 【DigiKey探索之旅】分享我的PCB布局布線建議

    【DigiKey探索之旅】分享我的PCB布局布線建議

    作者: 時(shí)間:2024-06-11 來源:DigiKey 收藏

    做一個(gè)好的電源產(chǎn)品,不僅要有的好的方案,好的參數(shù),還要有好的Layout。這里將分享一下工作后Layout設(shè)計(jì)的一些經(jīng)驗(yàn),不同公司 Guide可能不一樣,但是基本原則大同小異。互相交流分享也會(huì)對(duì)工程師各自完善補(bǔ)充這些經(jīng)驗(yàn)有幫助。

    本文引用地址:http://www.czjhyjcfj.com/article/202406/459761.htm



    布局檢查


    1電源層數(shù)和厚度評(píng)估,當(dāng)前層數(shù)是否夠用;

    2電流檢測(cè)電阻要統(tǒng)一放在TOP層;

    3注意整個(gè)熱插拔電路的布局,遵從主板電流流向設(shè)計(jì);

    4控制器擺放位置要遠(yuǎn)離噪聲源,比如MOSFET、電感;

    5輸入電容的濾波半徑是否能cover到每個(gè)phase;

    6電源距離負(fù)載是否為最短路徑,例如電源與CPU Memory相對(duì)位置;

    7超級(jí)電容和RTC電池位置;

    8I2C調(diào)試接口位置;測(cè)試便利性檢查;

    9空間結(jié)構(gòu)的干涉檢查;

    10關(guān)鍵器件(如gate電阻)不要放在BOT層;非關(guān)鍵器件如去耦電容;

    POL電路


    1認(rèn)真閱讀各方案芯片Datasheet,遵從Layout Guide;

    2輸入輸出路徑寬度和過孔數(shù)量,12V_FET過孔夠用即可;

    3GND pad盡量鋪開,有助于散熱,過孔數(shù)量與輸出電流相當(dāng);

    4輸入電感到芯片管腳路徑Pvin電容位置,環(huán)路最小;

    5去耦電容靠近IC管腳;

    6輸入輸出DIP水桶電容連接GND層的層數(shù),top層就近連接;

    7Phase面積優(yōu)化,與電感相對(duì),路徑短而寬,不要打孔;

    8Boot阻容放TOP層,環(huán)路寬度與環(huán)路最小,不打過孔;

    9Snubber路徑,加粗到20以上;

    10RC補(bǔ)償、反饋補(bǔ)償環(huán)路元件位置及走線完整性;

    11分壓電阻位置及走線完整性;

    12電源附近,噪聲源對(duì)其他高速信號(hào)的影響;

    13信號(hào)完整性檢查;

    14負(fù)載端的濾波電容及shape檢查;

    15USB fuse過孔遠(yuǎn)離信號(hào),考慮過流發(fā)生的影響;

    16RTC、超級(jí)電容路徑及走線完整性;

    17LDO方案考慮元件損耗,并注意散熱設(shè)計(jì),鋪銅盡量展開;

    18boot、snubber、DCR、Vo不要共用連接;

    信號(hào)完整性


    1EN、PG走線完整性;

    2Isense、Vsense、Tsense、Refin等反饋?zhàn)呔€過孔連接的層數(shù)及信號(hào)完整性;

    3Vin、Vout sense點(diǎn)位置;Vsense選在陶瓷電容或處理器pin,不要在輸出電感上;

    4SVID/I2C/SVI2/Alert等信號(hào)遠(yuǎn)端上拉及走線完整性;

    5PWM走線避開BOOT和PHASE節(jié)點(diǎn),避免受到噪聲干擾,相互之間間距>20mil;

    6分立方案phase、highgate、lowgate順序及類差分走線要求;

    7Address電阻及走線遠(yuǎn)離高noise;

    8無GND層隔離的層間信號(hào)完整性檢查;

    9去偶電容應(yīng)盡可能放在預(yù)期的使用位置。

    VR Controller


    1控制器放在安靜區(qū),遠(yuǎn)離噪聲源,比如MOSFET、電感;

    2控制器具有單獨(dú)AGND的要在整個(gè)控制器thermalPAD下鋪銅連接,同時(shí)遠(yuǎn)離噪聲源;

    3對(duì)于DFN、MLFP封裝控制器,不要在thermalPAD的角落處打孔,以避免短路連接;

    4外圍器件布局最好使用最短的走線,最少的過孔連接;

    5VCC和VDD的濾波電容同層就近擺放,使得環(huán)路最小,線寬>20mil;

    6VSENSE走差分線10-10-10mil,耦合電容放置在近IC端;

    7近端Vsense采樣在輸出MLCC兩端,遠(yuǎn)端Vsense在CPU Cavity 管腳處,避開噪聲源;

    8信號(hào)完整性檢查;

    VR DRMOS


    1Input端電感、電容和DRMOS擺放位置是否合理,通流路徑、過孔數(shù)量是否滿足;

    2GND PAD大小,過孔數(shù)量與輸出電流相當(dāng);

    312V_FET鋪銅要短,過孔夠用即可;FET電容盡量同層靠近,F(xiàn)ET與GND環(huán)路盡量短;

    412V上會(huì)耦合MOS開關(guān)產(chǎn)生的噪聲,其他信號(hào)走線要遠(yuǎn)離12V鋪銅和過孔20mil以上;

    5盡可能多的應(yīng)用TOP和BOT層的鋪銅空間,最大程度兼顧通流能力和散熱;

    6VCC和VDRV需要用RC電路來濾波隔離,且靠近管腳處放置0.1uF電容一顆;

    7BOOT阻容放TOP層,環(huán)路寬度與環(huán)路最小,不打過孔;

    82x22uF/0805/PHASE,每個(gè)PHASE輸出端放置2顆22uF0805電容;

    9Phase網(wǎng)絡(luò)與電感之間僅需TOP層鋪銅連接即可,不要打孔;

    10環(huán)Phase網(wǎng)絡(luò)處增加GND鋪銅,內(nèi)層12V與VCCIN之間增加GND鋪銅;

    11DCR Sense,RC匹配網(wǎng)絡(luò)擺放在電感BOT層,開爾文連接,差分走線,8-10mil;

    12防止一些過高的MLCC出現(xiàn)在TOP層Drmos之間,阻礙安裝散熱片;

    13VREFIN和IMON走差分線,8-10MIL即可,避開所有噪聲干擾點(diǎn);

    14信號(hào)完整性檢查;

    15CPU、DIMM下方耦合電容最小寄生路徑;

    16若PVTT為L(zhǎng)DO方案,要盡可能增加鋪銅,減少壓降;

    17Intel CPU供電Vcore與VSA、VDDQ鋪銅疊層盡可能不要Overlap,AMD CPU供電VDDR與SOC、VDDIO鋪銅疊層盡可能不要Overlap,相鄰疊層禁止Overlap;

    18輸出路徑及負(fù)載端電容檢查;



    關(guān)鍵詞: DigiKey PCB

    評(píng)論


    相關(guān)推薦

    技術(shù)專區(qū)

    關(guān)閉
    主站蜘蛛池模板: 江华| 东丰县| 德阳市| 辽宁省| 托克逊县| 定州市| 广宗县| 习水县| 定边县| 乡宁县| 肇州县| 大新县| 苍山县| 汾西县| 崇州市| 寿宁县| 方山县| 凤庆县| 勃利县| 香河县| 乌兰察布市| 呈贡县| 达拉特旗| 玉环县| 南宁市| 林周县| 久治县| 沾益县| 盐亭县| 开远市| 永泰县| 交口县| 卫辉市| 竹溪县| 新巴尔虎右旗| 石泉县| 镇江市| 上栗县| 涟水县| 文登市| 清丰县|