• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于FPGA的O-QPSK調(diào)制解調(diào)器設(shè)計(jì)

    基于FPGA的O-QPSK調(diào)制解調(diào)器設(shè)計(jì)

    作者: 時(shí)間:2017-06-05 來(lái)源:網(wǎng)絡(luò) 收藏

    利用Quartus Ⅱ和軟件,基于EP2C35芯片F(xiàn)PGA開(kāi)發(fā)平臺(tái),通過(guò)Verilog-HDL語(yǔ)言,完成了的設(shè)計(jì).該設(shè)計(jì)具有結(jié)構(gòu)簡(jiǎn)單、占用芯片面積少、便于生成IP核等優(yōu)點(diǎn).電路與系統(tǒng)的仿真結(jié)果表明,所預(yù)期的功能均已實(shí)現(xiàn),該方法適合在及低功耗通信集成電路設(shè)計(jì)中應(yīng)用.

    基于FPGA的O_QPSK調(diào)制解調(diào)器設(shè)計(jì).pdf

    本文引用地址:http://www.czjhyjcfj.com/article/201706/348892.htm


    評(píng)論


    相關(guān)推薦

    技術(shù)專區(qū)

    關(guān)閉
    主站蜘蛛池模板: 汝阳县| 龙江县| 西畴县| 盈江县| 凉城县| 台山市| 九江县| 汉源县| 张家港市| 商丘市| 高密市| 安仁县| 洮南市| 上饶市| 于都县| 南溪县| 毕节市| 闵行区| 收藏| 加查县| 阿拉善盟| 山阳县| 安多县| 贺兰县| 长汀县| 乌拉特中旗| 平阴县| 南丰县| 伊春市| 青神县| 朝阳县| 北川| 行唐县| 麻栗坡县| 青海省| 邵阳县| 山东省| 梁河县| 珲春市| 普兰店市| 铜梁县|