• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的DDR內存條的控制

    基于FPGA的DDR內存條的控制

    作者: 時間:2010-06-29 來源:網絡 收藏

    摘要:隨著數據存儲量的日益加大以及存儲速度的加快,大容量的高速存儲變得越來越重要。既能滿足大容量的存儲又能滿足讀寫速度快的要求,這樣使得對控制的應用越來越廣泛。首先介紹了的工作原理,內存條電路設計的注意事項,以及如何使用實現對內存條的控制,最后給出控制的仿真波形。
    關鍵詞:內存條;PCB電路設計

    本文引用地址:http://www.czjhyjcfj.com/article/191683.htm

    1 內存條的工作原理
    內存條是由多顆粒的DDR SDKAM芯片互連組成,DDR SDRAM是雙數據率同步動態隨機存儲器的縮寫。DDR SDRAM采用雙數據速率接口,也就是在時鐘的正沿或負沿都需要對數據進行采樣。在本設計中采用的內存是hynix公司的lGB的HYMD564M646CP6-J。內存條的工作原理與單顆粒內存芯片的工作原理一樣,主要的控制信號以及控制信號完成的主要功能如表1所示。


    以上的控制信號及地址信號都是由差分時鐘信號中CK的正沿觸發。DDR SDRAM必須按照一定的工作模式來完成初始化,完成初始化后才能進入到讀寫過程。DDR SDRAM的控制流程如圖1所示。


    上一頁 1 2 3 下一頁

    關鍵詞: FPGA DDR 內存條

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 都兰县| 雅江县| 长兴县| 宽城| 柘荣县| 库尔勒市| 锦州市| 徐水县| 秦皇岛市| 大竹县| 佛坪县| 梨树县| 二手房| 柘城县| 武定县| 高密市| 吉首市| 深水埗区| 泾川县| 连江县| 宜章县| 叙永县| 房山区| 大理市| 周至县| 萨嘎县| 巫溪县| 德州市| 香港| 潮州市| 垫江县| 奉新县| 崇文区| 商水县| 兴城市| 湟源县| 丽水市| 遵义市| 绿春县| 邻水| 卫辉市|