• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的WALLACE TREE乘法器設計

    基于FPGA的WALLACE TREE乘法器設計

    作者: 時間:2011-11-16 來源:網絡 收藏

    下面對2個3:2 CSA壓縮器合并成一個6:4壓縮器單元運算邏輯做理論推導,其中:
    ,形成一個直通電路。

    本文引用地址:http://www.czjhyjcfj.com/article/190974.htm

    e.JPG


    從圖3可以看出, 的6:4壓縮器單元只用一個slice就可以實現。而幾乎所有Xilinx的器件內部slice結構都類似,因此該6:4壓縮器在基本的器件中都可以通過此手動編輯方法實現,形成一個可供頂層邏輯調用的硬宏模塊。



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 长泰县| 蒲城县| 福安市| 峨眉山市| 申扎县| 马公市| 平武县| 临安市| 巴中市| 洛扎县| 克东县| 隆昌县| 涿州市| 和平县| 黄冈市| 微博| 克什克腾旗| 泸州市| 赞皇县| 鸡东县| 高唐县| 沂南县| 临夏市| 周宁县| 桐柏县| 辛集市| 武清区| 湟源县| 万盛区| 兴业县| 普兰县| 新和县| 乌兰察布市| 剑川县| 芒康县| 遵义市| 通许县| 威信县| 水城县| 津市市| 威远县|