• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設(shè)計(jì)應(yīng)用 > CPLD的串口電路設(shè)計(jì)

    CPLD的串口電路設(shè)計(jì)

    作者: 時(shí)間:2012-08-21 來源:網(wǎng)絡(luò) 收藏

    一、硬件

    本文引用地址:http://www.czjhyjcfj.com/article/190020.htm

    本文選用 是ALTERA 公司的EPM240T100,結(jié)合MAX232 接口芯片進(jìn)行通信設(shè)計(jì),框圖如下圖1 所示。

    CPLD串口通信模塊硬件設(shè)計(jì)
    圖1 通信模塊硬件設(shè)計(jì)

    二、VHDL程序模塊設(shè)計(jì)及描述

    使用VHDL 對 進(jìn)行編程,設(shè)計(jì)3 個模塊,波特率發(fā)生模塊,接收器,發(fā)送器。

    1. 波特率發(fā)生模塊

    波特率發(fā)生器實(shí)際是一個分頻器,如前所述,本文設(shè)計(jì)的波特率為19.2kb/ 秒,設(shè)計(jì)使用的時(shí)鐘頻率為10MHz,所以計(jì)數(shù)器進(jìn)行計(jì)數(shù)時(shí)計(jì)數(shù)到260進(jìn)行翻轉(zhuǎn)。

    程序如下(關(guān)鍵部分保留,非必要部分用……代替):

    ……

    ENTITY uart IS

    GENERIC(d_len:INteGER:=8);

    PORT (

    f10MHz:IN STD_LOGIC;-- 系統(tǒng)時(shí)鐘

    reset:IN STD_LOGIC;-- 復(fù)位信號

    rxd:IN STD_LOGIC; -- 串行接收

    txd:OUT STD_LOGIC;-- 串行發(fā)送

    );

    END uart;

    ARCHITECTURE behav of uart IS

    ……

    BEGIN

    rxds=rxd;

    PROCESS(f10MHz,reset)

    -- 設(shè)置波特率發(fā)生器 19200kb/s

    VARIABLE clk19200hz: STD_LOGIC;

    VARIABLE count:INTEGER RANGE 0 TO 260;

    BEGIN

    IF reset='0' THEN

    count:=0;

    clk19200hz:='0';

    ELSIF f10MHz'EVENT AND f10MHz='1' THEN

    IF count=260 THEN

    count:=0;clk19200hz:= NOT clk19200hz;

    ELSE

    count:=count+1;

    END IF;

    END IF;

    baud_rate=clk19200hz;

    END PROCESS;

    分頻器相關(guān)文章:分頻器原理

    上一頁 1 2 下一頁

    關(guān)鍵詞: CPLD 串口 電路設(shè)計(jì)

    評論


    相關(guān)推薦

    技術(shù)專區(qū)

    關(guān)閉
    主站蜘蛛池模板: 金堂县| 铜山县| 富平县| 隆回县| 稻城县| 津市市| 林口县| 航空| 海宁市| 皮山县| 梁平县| 莲花县| 云浮市| 化隆| 抚远县| 偃师市| 曲阳县| 罗源县| 鄱阳县| 安溪县| 桑植县| 新兴县| 四子王旗| 阳春市| 仙居县| 兴海县| 千阳县| 县级市| 米脂县| 镇江市| 沙湾县| 东山县| 陆良县| 施秉县| 静乐县| 任丘市| 呼伦贝尔市| 乌苏市| 白朗县| 宁阳县| 苏尼特右旗|