• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的DDS基本信號發生器的設計

    基于FPGA的DDS基本信號發生器的設計

    作者: 時間:2012-09-02 來源:網絡 收藏

    e.JPG
    由以上代碼生成的.mif文件即可存E盤目錄下找到,將.mif文件加載到ROM中,實現對ROM的初始化。
    3.2 累加控制模塊
    累加控制模塊如圖3所示,為了實現波形選擇性輸出,本設計在累加控制部分增加了選擇器,即圖3的sel模塊,作為系統尋址地址的高兩位,實現對波形查找表的范圍選擇功能。累加器Altaccumulate0的輸出做為累加控制模塊的低32位的輸出,實現在指定范圍內對查找表進行尋址。此設計方法相當于做了一個多路數據選擇器。四位撥扭開關作為sel模塊的輸入控制,將尋址地址轉換成所需波形首地址,即可實現對波形選擇的控制。Adder模塊將sel和Altaccumulate0模塊輸出進行位拼接運算。其部分代碼如下:
    always@(posedge clk)
    begin
    addr={q,32’b0}+{2’b0,result};
    end
    設計中為了節省ROM的容量而采用相位截斷的方法,取累加器輸出的高十位作為ROM的尋址地址來進行查表。

    本文引用地址:http://www.czjhyjcfj.com/article/189967.htm

    g.JPG



    關鍵詞: FPGA DDS 信號發生器

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 六枝特区| 平定县| 宜丰县| 黔江区| 土默特右旗| 秀山| 泌阳县| 呼图壁县| 福鼎市| 麻栗坡县| 昌图县| 铁岭市| 伽师县| 二手房| 留坝县| 仁布县| 台中市| 铜梁县| 常山县| 怀安县| 昌平区| 增城市| 襄城县| 玉田县| 霍林郭勒市| 会泽县| 四子王旗| 宁津县| 安阳县| 洪雅县| 江永县| 长宁区| 台安县| 贵州省| 高清| 增城市| 双柏县| 页游| 鱼台县| 丰都县| 江达县|