• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 關 閉

    新聞中心

    EEPW首頁 > 工控自動化 > 設計應用 > 淺談使用可定制微控制器高效開發系統級芯片 (SoC)

    淺談使用可定制微控制器高效開發系統級芯片 (SoC)

    作者: 時間:2011-06-28 來源:網絡 收藏

      以FPGA為基礎的仿真板

      圖4:可的仿真板架構

      設計流程的一個關鍵步驟是在仿真板 (見圖4) 對硬件以及至少底層軟件進行仿真。該仿真板包括完整的內存、標準接口和網絡連接,以及可按應用要求配置的其它附加連接。具體包括:

      -器件固定功能部分用帶外接FPGA接口的單來實現。

      -高密度的FPGA仿真MP模塊,包括內嵌存儲器和外部I/O。

      -采用FPGA配置存儲器為MP模塊保存編譯好的HDL代碼。

      -外部總線接口 (EBI) 和FPGA的外接I/O連接到擴展板上不同類型的內存,如SDRAM、移動DDRAM、猝發Cellular RAM、NOR閃存、NAND閃存等。這些存儲器將加載應用軟件和應用數據集。

      -所有標準接口 (CAN、USB、Ethernet、I2S、AC97、ADC、MCI等) 都通過收發器/物理層/編解碼協議層與外部連接,因此可以對器件的外部接口和聯網/通信鏈路進行全方位的測試和調試。

      -圖形用戶界面 (GUI) 的所有部件都連接到相應的板上器件或接口,比如LCD、鍵盤、觸摸屏接口等。這樣就可在板上完成GUI基本接口的測試。

      -仿真板提供外部并行I/O (PIO) 和FPGA I/O,用于連接特定應用的外接器件,以及實現非標接口。剩余的FPGA I/O也可用于驗證。

      -仿真板配有JTAG仿真器 (ICE) 端口;通過該端口可用帶有JTAG-to-USB的接口和標準工具對ARM核及其外設進行驗證。

      -仿真板還配有FPGA JTAG端口;通過該端口可用FPGA廠家提供的工具對FPGA的內部信號進行跟蹤和分析。

      這種MCU/FPGA組合可以接近最終器件的工作頻率運行。這樣就能完成器件的即時性測試,包括平臺中的MCU和各種標準接口、MP模塊中實現的各種功能,以及到目前為止已的所有軟件。這種測試至少涵蓋了如下測試對象:設備驅動程序、操作端口,以及用于控制MP模塊各種功能的應用代碼模塊。而更改器件的軟/硬件單元無需任何額外成本。

      結論

      可是特定應用平臺。其設計流程能夠解決設計的大多數問題,而且開發成本較低、風險較小,并能提高硬件制備和軟件開發的首次成功率。而本文所描述的架構和設計流程由愛特梅爾的CAP 可系列所實現。



    上一頁 1 2 3 4 下一頁

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 江门市| 苍南县| 乳山市| 密云县| 平定县| 万州区| 杭锦旗| 北流市| 长寿区| 体育| 侯马市| 晋宁县| 宜宾市| 巴南区| 拉孜县| 琼海市| 阳山县| 裕民县| 瓮安县| 滦南县| 绿春县| 临夏县| 乳源| 沁源县| 温州市| 安陆市| 崇明县| 临安市| 张北县| 高台县| 赞皇县| 景宁| 依安县| 贵州省| 白山市| 军事| 东丰县| 滦平县| 萝北县| 长海县| 天镇县|