• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA設計的高速FIFO電路技術

    FPGA設計的高速FIFO電路技術

    作者: 時間:2010-06-06 來源:網絡 收藏

    本文主要介紹在數據采集系統中的應用,相關主要有A/D轉換器、、SDRAM存儲器等。圖1為本方案的結構框圖。在大容量采集系統項目的開發過程中,作為可編程邏輯器件,靈活、可操作性強,是高速數字的核心器件。由于內嵌存儲器的容量有限,通常不能夠滿足實際電路的需求,需要外接SRAM、SDRAM、磁盤陣列等大容量存儲設備。

    本文引用地址:http://www.czjhyjcfj.com/article/151821.htm

    A/D輸出的數據流速度快,經過FPGA降速后,位數寬,速度仍然很高,不能直接存儲到外部存儲器。在設計時,要經過緩存,然后才能存儲到外部存儲器。本設計的容量小、功能強,充分利用了FPGA內部FIFO電路的特點,結合實際電路,優化了整個電路模型的設計。

      異步FIFO生成

      FIFO占用的內存資源為FPGA內嵌的block RAM,由Xilinx公司提供的ISE開發平臺自動生成。讀寫時鐘有通用時鐘和獨立時鐘可選,我們采用獨立時鐘,rd_clk和wr_clk獨立,為了保證在高速采集時數據不丟失,rd_clk頻率不低于wr_clk。FIFO讀模式采用標準FIFO,每次啟動采集時都要對FIFO進行復位,為異步復位,初始化內部指針和輸出寄存器。在FIFO生成過程中,我們啟用almost_full 和almost_empty選項,以及prog_full 和prog_empty選項,prog_full和prog_empty要進行參數設置,具體設置參數如圖2所示。

      FIFO接口信號定義

      根據FIFO的生成過程,在圖3中給出了讀寫時鐘域的信號定義,所有的在寫時鐘域的輸入信號都必須經過寫時鐘同步,所有的在讀時鐘域的輸入信號都要經過讀時鐘同步。信號經過時鐘同步后,可以確保在讀寫過程中不會出現亞穩態,導致讀寫操作出現錯誤。

    下面對讀寫時鐘域定義信號給予說明:

      rst:復位信號,高有效,異步復位,每次啟動采集都要首先對FIFO進行復位;

      wr_clk:寫時鐘;

      wr_en:與寫時鐘同步;

      din:輸入數據總線;

      rd_clk:讀時鐘;

      dout:輸出數據總線;

      full:FIFO全滿標志;

    DIY機械鍵盤相關社區:機械鍵盤DIY



    上一頁 1 2 下一頁

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 麻城市| 洱源县| 河津市| 黑龙江省| 通城县| 清水河县| 滨州市| 宝坻区| 尼木县| 新昌县| 洞头县| 永年县| 白玉县| 赤壁市| 孟州市| 萍乡市| 峨眉山市| 罗田县| 城固县| 辽阳县| 上林县| 香港| 江都市| 特克斯县| 容城县| 盐亭县| 兰溪市| 焉耆| 奉化市| 双城市| 吉木乃县| 汉中市| 醴陵市| 洮南市| 丰都县| 平安县| 通化县| 东至县| 汉川市| 临沧市| 刚察县|