• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 設計應用 > 對FPGA進行系統設計的Xilinx軟件使用方法

    對FPGA進行系統設計的Xilinx軟件使用方法

    作者: 時間:2010-06-22 來源:網絡 收藏

    Solution:在對最初步的規劃的時候,需要模塊劃分,模塊接口定義等工作。通常,我們只能在紙上。雖然在紙上我們可以很隨意地書寫,而用紙畫的不方便就在于,如果對某一個模塊進行較大改動,那么常常因為留出的空余紙張不夠,而導致拿一張新的白紙重新畫一遍。

    本文引用地址:http://www.czjhyjcfj.com/article/151785.htm

    Question: 我們能不能使用進行規劃呢?

    Solution:答案是可以的。下面以ISE 7.1為例作說明:

    1) 畫一個空模塊,僅定義端口 - 新建Schematic,選擇Tools -> Symbol Wizard,里面可以定義Symbol名和端口屬性。完成后生成sym格式的Symbol。

    2) 將Symbol添加到原理圖 - 在Schematic的Symbol頁面,選擇Categories為工程文件夾,在Symbols列表中就可以看到剛剛新建的Symbol。將它添加到原理圖中。

    3) 重復1-2步驟,建立所有Symbol,并連接端口。

    4) 如需修改Symbol,可以直接在sym文件中修改 - 可以按右鍵-> Add -> Pin等等添加,也可以Copy已存在的Pin,然后改變PinName。但是在ISE7.1中改變Copy過來的PinName會連帶將原始PinName也改變。解決方法是用TextEditor比如UltraEditor打開這個sym文件,在里面修改。sym文件格式很易懂。改變Symbol端口后需要Update Schematic。在點到Schematic后會自動彈出Update對話框。

    5) 生成原理圖對應的HDL文件 - 點擊Sources in Project列表中的sch文件,在Process窗口選擇View HDL Functional Model。這樣會自動生成Schematic對應的HDL文件,其中例化了上面的各個模塊。要改變HDL文件類型,可以改變Project屬性中的Generated Simulation Language屬性。

    6) 生成Symbol對應的HDL文件 - 在打開一個sym文件時,選擇Tools -> Generate HDL Template from Symbol。此時可以選擇生成VHDL還是Verilog的文件。

    7) 對每個模塊的內容進行編寫。

    Summary: 雖然我個人偏好使用HDL進行,但是在設計初期使用這種Schematic方法進行自頂向下的設計真的十分方便。首先它增強了設計的可維護性和可讀性,使修改和傳播都更為方便;其次由于它可以自動生成HDL代碼,這樣對下一步的設計也起到了簡化操作的作用。

    Advice:在使用過程中碰到的幾個問題希望以后能解決
    1) 在編輯Symbol時改變復制后的PinName會同時改變原始PinName
    2) Symbol Wizard可以添加bus,只要給Pin命名A(4:0)就可以
    3) 只能在Pereference里改顏色,而不能改變某一特定連線的顏色,以起到區分控制線/數據通路的作用



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 乌海市| 榆树市| 连山| 绩溪县| 繁昌县| 察雅县| 滨州市| 贵定县| 瑞金市| 关岭| 绥棱县| 博罗县| 英山县| 社旗县| 蛟河市| 兴隆县| 洛南县| 那坡县| 内丘县| 苍山县| 宁河县| 日喀则市| 鹤壁市| 德格县| 同德县| 苏州市| 长宁区| 乳源| 漾濞| 铜川市| 芜湖县| 昌黎县| 木里| 修水县| 土默特右旗| 侯马市| 汾西县| 阜阳市| 鄯善县| 房产| 高雄县|