• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > ASIC和FPGA的優(yōu)勢與劣勢

    ASIC和FPGA的優(yōu)勢與劣勢

    作者: 時間:2011-04-01 來源:網(wǎng)絡 收藏

    具有不同的價值主張,在作出選擇前必須仔細評估。兩種種技術對比。這里介紹了

    本文引用地址:http://www.czjhyjcfj.com/article/150902.htm

    的設計
    FPGA 的設計 ASIC 的設計優(yōu)勢
    更快的上市時間 - 無需布局、掩模和其它制造步驟。 全定制性能 - 實現(xiàn)設計,因為器件根據(jù)設計規(guī)范進行生產(chǎn)。
    無前期 NRE(非重發(fā)性設計成本)- 與ASIC設計有關的成本 降低單位成本 - 用于實現(xiàn)大批量設計
    縮短了設計周期- 由于軟件可以處理很多布線、布局和時序問題 小型化 - 因為器件根據(jù)設計規(guī)范進行生產(chǎn)。
    更加可預測的項目周期- 由于消除了可能的重置、晶圓容量等階段 較高的原始內(nèi)部時鐘速度
    現(xiàn)場可重編程能力 - 可以遠程上傳的新比特流。

    過去 FPGA 用于速度/復雜度/容量較低的設計,而當今的 FPGA 則可以輕松突破 500 MHz 的性能障礙。FPGA 能夠以更低的價格實現(xiàn)無可比擬的邏輯密度增加和眾多其它特性(如嵌入式處理器、DSP 模塊、時鐘技術和高速串行),現(xiàn)已幾乎成為任何設計的首選。

    FPGA 和 ASIC 的設計流程對比

    由于設計邏輯已綜合到通過驗證的定義好的 FPGA 器件上,這樣 FPGA 設計流程就避免了項目中既復雜又耗時的平面規(guī)劃、布局布線、時間分析以及掩碼/項目階段。

    然而,必要時,Xilinx 還能夠提供先進的布局規(guī)劃、層次化設計和時序工具,使用戶能夠將要求最苛刻的設計的性能最大化。



    評論


    相關推薦

    技術專區(qū)

    關閉
    主站蜘蛛池模板: 莱州市| 克拉玛依市| 瓦房店市| 阜平县| 斗六市| 平谷区| 沂水县| 玛纳斯县| 河津市| 子长县| 潼南县| 玉环县| 蕉岭县| 九寨沟县| 亚东县| 抚顺市| 富川| 满洲里市| 寻乌县| 衡水市| 乌拉特后旗| 扬州市| 土默特右旗| 隆尧县| 西乌珠穆沁旗| 贡山| 怀化市| 郯城县| 抚顺县| 高要市| 隆化县| 潜江市| 新晃| 独山县| 集贤县| 历史| 许昌市| 许昌县| 东方市| 东宁县| 泰来县|