• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 設計應用 > 基于VHDL語言對高速A/D器件TLC5510控制的實現

    基于VHDL語言對高速A/D器件TLC5510控制的實現

    作者: 時間:2012-05-23 來源:網絡 收藏

    -- 程序

    本文引用地址:http://www.czjhyjcfj.com/article/149004.htm

      --文件名:.vhd

      --功能:

      --最后修改日期:2004.3.20

      library ieee;

      use ieee.std_logic_1164.all;

      entity tlc5510 is

      port(clk :in std_logic; --系統時鐘

      oe :out std_logic; --TLC5510的輸出使能/OE

      clk1:out std_logic; --TLC5510的轉換時鐘

      din:in std_logic_vector(7 downto 0); --來自TLC5510的采樣數據

      dout:out std_logic_vector(7 downto 0)); --FPGA數據輸出

      end tlc5510;

      architecture behav of tlc5510 is

      signal q:integer range 3 downto 0;

      begin

      process(clk) --此進程中,把CLK 進行4分頻,得到TLC5510的轉換時鐘

      begin

      if clk'event and clk='1' then

      if q=3 then q=0;

      else q=q+1;

      end if;

      end if;

      if q>=2 then clk1='1'; --對系統CLK進行4分頻

      else clk1='0';

      end if;

      end process;

      oe='0'; --輸出使能賦低電平

      dout=din; --采樣數據輸出

      end behaver;



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 九江县| 五指山市| 汉寿县| 常山县| 通化县| 长子县| 唐河县| 凤台县| 长治市| 兴山县| 平潭县| 台北县| 和顺县| 华宁县| 手游| 新平| 兴业县| 华容县| 自贡市| 岳阳市| 古田县| 威远县| 绥芬河市| 乐昌市| 湖北省| 马边| 彰化市| 灌南县| 迁安市| 香河县| 屏东市| 巧家县| 罗定市| 黄龙县| 芒康县| 曲阜市| 甘泉县| 鸡东县| 正安县| 西盟| 潜山县|