• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 業界動態 > Altera介紹下一代20nm產品創新技術細節

    Altera介紹下一代20nm產品創新技術細節

    作者: 時間:2012-10-31 來源:中國電子網 收藏

      不久前,公司公開了在其下一代產品中規劃的幾項關鍵創新技術,通過在20 nm的體系結構、軟件和工藝的創新,支持更強大的混合系統架構的開發。日前,公司資深副總裁首席技術官Misha Burich博士專程來到北京,詳細介紹了創新技術的細節。

    本文引用地址:http://www.czjhyjcfj.com/article/138366.htm

      據Misha Burich博士介紹,混合系統架構包括40-Gbps技術、下一代精度可調數字信號處理(DSP)模塊體系結構以提供高達5 TFLOP(每秒5萬億次浮點運算)的IEEE 754標準浮點運算性能、異質混合3D IC技術即通過創新的高速互聯接口來集成FPGA和用戶可定制HardCopy ASIC,或者集成包括存儲器、第三方ASIC、光接口等在內的各種技術。

      混合系統架構在功耗管理方面繼續創新,包括自適應電壓調整、可編程功耗技術、以及工藝技術優化等,使得Altera器件功耗比前一代降低了60%。異質混合20nm系統的開發通過全功能高級設計環境得以實現,這一設計環境包括系統集成工具(Qsys)、基于C的設計工具(OpenCL™)以及DSP開發軟件(DSP Builder)。Altera持續關注通過增強其開發工具以在20nm實現業界最快的編譯時間,來提高設計人員的效能。

      值得注意的是,Altera是業界唯一能夠在一個器件中集成FPGA和ASIC的公司。Altera下一代器件采用TSMC的20nm工藝技術和業界最高的系統集成度,并包括硬核ARM處理器子系統。20nm 片上系統(SoC) FPGA為客戶提供了從28-nm到20nm的軟件移植途徑,同時將處理器子系統的性能提高了50%。



    關鍵詞: Altera 20nm 收發器

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 进贤县| 嘉义县| 武乡县| 茌平县| 磴口县| 英吉沙县| 普定县| 万荣县| 天等县| 扎鲁特旗| 舞阳县| 利川市| 平陆县| 上犹县| 林口县| 邮箱| 泽州县| 三台县| 巴彦县| 平乐县| 吴桥县| 高唐县| 沐川县| 镇宁| 宜阳县| 全南县| 成都市| 绥宁县| 通化县| 阳城县| 苍梧县| 临城县| 惠水县| 宝兴县| 阿荣旗| 宿松县| 鲁山县| 阜阳市| 孟州市| 永济市| 闵行区|