• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 業界動態 > 萊迪思參考設計實現了圖像信號處理器與APTINA HiSPi CMOS傳感器的連接

    萊迪思參考設計實現了圖像信號處理器與APTINA HiSPi CMOS傳感器的連接

    作者: 時間:2011-04-13 來源:電子產品世界 收藏

      半導體公司今日宣布全面支持使用LatticeXP2TM FPGA的Aptina的高速串行像素接口(HiSPi)。LatticeXP2 HiSPi橋參考設計實現了任意帶有傳統CMOS并行總線的(ISP)與Aptina HiSPi CMOS傳感器的連接。HiSPi橋解決方案是使用更高分辨率和更高的幀速率的CMOS傳感器的理想選擇,如安防攝像、汽車應用、高端消費攝像和其他攝像應用等。

    本文引用地址:http://www.czjhyjcfj.com/article/118646.htm

      Aptina公司高級行業/業務拓展部經理,Cliff Cheng說道,“這是繼廣受歡迎的采用Aptina MT9M024傳感器的HDR-60攝像機開發套件后,我們和第二次成功合作的項目。我們很高興能與再次合作。這款新的基于LatticeXP2 FPGA的HiSPi橋芯片對于希望采用Aptina的高分辨率、高性能圖像傳感器的客戶而言是非常有用的。”

      免費的HiSPi橋參考設計支持所有Aptina HiSPi模式的規范,并可從www.latticesemi.com/sensorbridge查閱。用戶可以下載任何通用的HiSPi接口設計,或使用HiSPi配置工具來生成其所需的特定HiSPi橋。LatticeXP2 FPGA支持1至4條高達700Mpbs 的HiSPi數據通道。支持的HiSPi格式包括Packetized-SP、Streaming-SP、Streaming-S或ActiveStart-SP8。HiSPi橋也設計成用于提供線性或HDR模式下的傳感器支持。并行總線接口到ISP是10到16位可配置的并且電壓幅度可設為1.8至3.3v。

      萊迪思業務發展總監,Ted Marena 說道,“我們相信客戶會覺得這是一個極具吸引力的設計解決方案,因為LatticeXP2 FPGA是一款非易失性、單芯片、低功耗器件,采用小型8×8mm的封裝和商業、工業以及符合AECQ- 100的汽車溫度級。這款傳感器橋進一步表明了萊迪思致力于與攝像、圖像和視頻應用中的CMOS傳感器和ISP供應商的合作。”



    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 北辰区| 潮安县| 西平县| 库伦旗| 青州市| 宿迁市| 扎囊县| 报价| 阿尔山市| 乳山市| 南宁市| 桦川县| 镇江市| 和静县| 舒城县| 集安市| 贞丰县| 集贤县| 周至县| 开化县| 屯昌县| 府谷县| 麻栗坡县| 永清县| 库伦旗| 东丽区| 蒲江县| 泾源县| 巴彦淖尔市| 沈阳市| 佛冈县| 临武县| 东辽县| 阿坝县| 通州区| 卢氏县| 敦化市| 普兰店市| 津南区| 南开区| 西吉县|