• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 博客專欄

    EEPW首頁 > 博客 > 實驗7:4選1多路選擇器

    實驗7:4選1多路選擇器

    發布人:xiaxue 時間:2023-10-09 來源:工程師 發布文章
    實驗目的
    • (1)熟悉和掌握FPGA開發流程和Lattice Diamond軟件使用方法;
    • (2)通過實驗理解基本邏輯門電路;
    • (3)學習Verilog HDL行為級描述方法描述組合邏輯電路。
    實驗任務

    設計一個4選1多路選擇器。

    實驗原理

    4選1多路選擇器,即從輸入的四個數據中選擇其中一個。通過定義兩個變量,產生四種狀態,分別對應四個數據的輸出。由此可得到如下真值表。將輸入的a,b,c,d,s0,s1和輸出Y的關系寫成邏輯表達式則打得到:

    Y=a(s0’s1’)+b(s0’s1)+c(s0s1’)+d(s0s1)


    邏輯電路

    Verilog HDL建模描述

    4選1多路選擇器程序清單mult4.v

      module mult4   (
         input wire a,           //定義四位輸入
         input wire b,
         input wire c,
         input wire d,
         input wire [1:0]  sel,  //定義輸出的選擇變量
         output reg  led    	   //定義選擇器輸出結果對應的led
       );
      always@(sel)           //根據sel結果選擇輸出,當sel變化時執行
    	begin
    		case(sel)
    			2'b00: led = a;
    			2'b01: led = b;
    			2'b10: led = c;
    			2'b11: led = d;
    		endcase
    	end
      endmodule
    實驗步驟
    1. 打開Lattice Diamond,建立工程。
    2. 新建Verilog HDL設計文件,并鍵入設計代碼。
    3. 綜合并分配管腳,將輸入信號a、b分配至撥碼開關,將輸出信號led0~led3分配至板卡上的LED。sel[0]/N14,sel[1]/M14,a/M7,b/M8,,c/M9,d/M10,led/N13
    4. 構建并輸出編程文件,燒寫至FPGA的Flash之中。
    5. 按下對應按鍵/撥動撥碼開關,觀察輸出結果。


    *博客內容為網友個人發布,僅代表博主個人觀點,如有侵權請聯系工作人員刪除。



    關鍵詞: 多路選擇器

    技術專區

    關閉
    主站蜘蛛池模板: 崇义县| 临桂县| 秀山| 固始县| 专栏| 冀州市| 景洪市| 扶沟县| 蛟河市| 彰化市| 保山市| 策勒县| 石河子市| 徐水县| 孝义市| 宁阳县| 德保县| 建昌县| 乌拉特中旗| 霍邱县| 雷州市| 忻州市| 西华县| 乃东县| 阜城县| 海阳市| 上蔡县| 庄浪县| 呼伦贝尔市| 福贡县| 玉门市| 遂宁市| 眉山市| 钦州市| 台州市| 桐庐县| 深水埗区| 吴桥县| 如皋市| 健康| 新河县|