• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
    EEPW首頁 >> 主題列表 >> virtex-ii

    virtex-ii 文章 最新資訊

    DSP48E Slice

    RocketIO GTX 收發器

    Virtex-5 FPGA設計Gbps無線通信基站設計

    • 隨著以TD-SCDMA為代表的3G移動通信全面進入商用部署,LTE標準基本完成,華為、愛立信成功實現LTE標準的現場演示[1],以LTE-A、IMT-Advanced為標準的下一代移動通信技術
    • 關鍵字: Virtex-5FPGA  Gbps  無線通信  

    基于FPGA的μC/OS-II任務管理硬件設計

    • 實時操作系統RTOS(Real Time Operating System)由于具有調度的實時性、響應時間的可確定性、系統高度的可靠性等特點,被越來越多地應用在嵌入式系統中,如:航空航天、工業控制、汽車電子和核電站建設等眾多領域。
    • 關鍵字: μC/OS-II  FPGA  RTOS  

    目標設計平臺使基于FPGA的系統開發易如反掌

    • ISE設計套件11的全功能版本將作為Virtex-6 FPGA套件的一部分推出,器件支持僅限于Vitex-6 LX240T-FF1156。Spartan-6 FPGA 套件包括ISE設計套件11 WebPACK軟件。ISE設計套件作為獨立產品另外提供,可提供全面的器件支持,邏輯版本的起價為2995美元。客戶可從賽靈思網站免費下載 ISE設計套件11的全功能30天評估版本。
    • 關鍵字: 目標設計平臺  Virtex-6  FPGA  系統開發  

    目標設計平臺使基于FPGA的系統開發易如反

    • 賽靈思公司在正式發布新一代旗艦產品高性能Virtex-6和低成本Spartan-6 FPGA時,首次提出了“目標設計平臺”的新概念。賽靈思目標設計平臺包含五個關鍵部分:Virtex-6和Spartan-6 FPGA器件、支持和集成業界成熟設計方法的設計環境、采用業界標準FPGA多層連接器的可擴展板和套件、提供接口的IP內核和強大的參考設計。
    • 關鍵字: 目標設計平臺  系統開發  FPGA  Virtex-6  Spartan-6  

    基于Virtex-5的Gbps無線通信基站設計

    • 隨著技術研究與提案工作的進行,基站系統的研發也已經開始。本文研究工作依托于國家“863”計劃Gbps 無線傳輸關鍵技術與試驗系統研究開發項目,研制面向LTE-A、IMT-Advanced等未來移動通信標準,能夠驗證相關技術并達到標準技術指標的新型移動通信基站原型。
    • 關鍵字: 無線通信基站  算法鏈路  Virtex  

    通過物理綜合與優化提升設計性能

    • 邏輯優化、邏輯布局和最小化互連延遲都是實現最大性能的重要工作。時序驅動綜合技術對設計性能提供了重大改進。影響時序驅動綜合的限制因素是估計布線延遲的精度。
    • 關鍵字: 物理綜合  最小化互連延遲  Virtex  

    基于μC/OS-II+NiosII的電力諧波分析儀的研究

    • 在傳統的電力系統諧波分析中,多采用單任務無順序機制,此機制使系統的安全性質量得不到完全保證, 常常出現安全性差的問題。針對此問題,引入具有強實時性和搶占式多任務的嵌入式操作系統μC/OS-II作為操作平臺、采用快速傅里葉變換(FFT)的諧波檢測方法、通過μC/OS-II在NiosII上的移植可以使得系統的穩定性和實時性有很大的改善,從而使得諧波測量更加精確。
    • 關鍵字: μC/OS-II  NiosII  電力諧波分析  

    基于FPGA的TD-LTE系統上行同步的實現

    • 基于最大似然 (ML)估計算法,改進并利用FPGA實現了一種適用于TD-LTE系統的上行同步算法。主要介紹了如何利用FPGA實現ML算法。并以Virtex-5芯片為硬件平臺,進行了仿真、綜合、板級驗證、聯機驗證等工作。結果表明,該同步算法應用到TD-LTE系統具有良好的穩定性和可行性。
    • 關鍵字: TD-LTE  Virtex-5  FPGA  

    DIY你的體感游戲:人體動作識別系統的設計,提供軟硬件實現方案

    • 本項目使用Virtex-5 OpenSPARC評估平臺,首先通過VGA解碼芯片,將PC機中的視頻流數據解碼出R、G、B信號值和場、行信號。然后使用OV7670數字攝像頭,攝取人體的手部動作,運用一定的算法,對攝像頭數據進行處理,判定此時的人體動作,然后將其與RGB分量信號進行疊加,通過配置DVI接口芯片,將疊加后的圖像送至顯示器顯示。
    • 關鍵字: Virtex-5  動作識別  DIY  數字攝像頭  FPGA  

    DIY小發明:打造你自己的流媒體播放器,解決方案、硬件框圖

    • 主要內容為利用Xilinx的Virtex-2 Pro FPGA 上豐富的邏輯資源來實現一個自定義的模塊,該模塊能作為流媒體播放過程中的一個功能部件。
    • 關鍵字: DIY  流媒體播放器  Virtex-2Pro  FPGA  

    基于ARM和CPLD的高速數據采集系統設計(圖)

    • 數據采集系統是通過采樣電路將輸入的模擬信號轉換成離散信號,并送入CPU、MCU或DSP進行處理。現在流行的基于PCI總線設計的采集卡是數據采集系統的主流,其優點是可以利用PCI總線的研究成果快速的開發系統軟件,整體運行速度快,能夠實現實時采集實時處理。但在一些工業測控現場檢測大型設備時,從現場到機房有一定的距離,模擬信號傳到安裝在PC內的PCI數據采集卡會有不同程度的衰減,且易受工業環境的干擾。而單純用由微控制器(MCU)為核心的數據采集系統時,把數據采集器置于被監測的設備處,雖然可以避免模擬信號的衰減和
    • 關鍵字: 數據采集  ARM  μC/OS-II  CPLD  

    嵌入式串行 ATA 存儲系統

    • 本應用指南描述了在 Virtex?-4 平臺上對嵌入式串行高級技術附件 (Serial AdvancedTechnology Attachment, (SATA)) 存儲系統的設計和實現。SATA 的前身是流行的并行高級技術附件 (Parallel Advanced Technology Attachment, (PATA)) 接口。SATA 克服了 PATA 的許多局限,并且提供了 150 MB/s 的最大帶寬。SATA 與高速網絡接口千兆位以太網 (1000Base-X)相結合,可為許多高性能存儲應用
    • 關鍵字: PHY  Mac  SAN  Virtex?-4  賽靈思公司  
    共625條 3/42 « 1 2 3 4 5 6 7 8 9 10 » ›|
    關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
    Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
    《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
    備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473
    主站蜘蛛池模板: 仪陇县| 同心县| 黎川县| 罗江县| 佛学| 芦山县| 左权县| 营山县| 陇南市| 陇川县| 白玉县| 安吉县| 临猗县| 屏东县| 宜丰县| 永寿县| 五河县| 林甸县| 富平县| 洪湖市| 从化市| 文昌市| 漾濞| 昂仁县| 新兴县| 望城县| 龙口市| 遂昌县| 天祝| 秦安县| 绥阳县| 招远市| 武邑县| 安新县| 阜宁县| 崇信县| 长海县| 南康市| 绥中县| 包头市| 巩义市|