• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 新品快遞 > 萊迪思推出ispCLOCKTM高性能時鐘發生器器件

    萊迪思推出ispCLOCKTM高性能時鐘發生器器件

    作者:電子設計應用 時間:2004-06-18 來源:電子設計應用 收藏
    半導體公司(NASDAQ:LSCC)今天宣布推出其革命性的ispCLOCKTM在系統可編程時鐘發生器器件新系列。ispClock5500系列中的第一批器件:10輸出的ispClock5510 和 20 輸出的 ispClock5520將一個高性能的時鐘發生器和一個靈活的通用扇出緩沖器合成在一起。采用了一個高性能的鎖相環以及時鐘乘除工具,該片上的時鐘發生器可以提供多達5個頻率范圍從10MHz到320MHz的時鐘。無論是單端還是差分信號模式,通用扇出緩沖器都可以驅動多達20個時鐘網絡,并且每一個輸出都是可控的,用以改善信號和時序的完整性。在支持電子線路板上高性能時鐘網絡的設計中,該新器件提供了空前的性能和靈活性。這種新產品系列標志著的可編程混合信號技術在時鐘集成電路市場上的第一個應用。該市場約10億美元,并且預計在今后四年中每年增長20%。

    完整時鐘樹設計的第一個單片解決方案

    在器件內部,七個五位計數器(輸入、反饋和五個輸出)為輸出頻率的選擇提供了精密的間隔度。無論所處的板塊和頻率,此高性能的通用扇出緩沖器最大的管腳至管腳的歪斜為50ps,最大周期-周期(峰-峰)輸出抖動小于100ps。每個時鐘網絡的輸出歪斜可以進一步以200ps的延時增量(提前或滯后)進行控制,以此補償電路板上時鐘網絡走線長度的差異。此外,參考輸入和通用扇出緩沖器均可以用不同的電平支持一系列流行的單端和差分邏輯標準(LVCMOS, LVTTL, HSTL, SSTL, LVDS, LVPECL)。輸入終端和每個輸出的輸出阻抗可以單獨調整以匹配各自的走線阻抗,其結果可以保持時鐘網絡高度的信號完整性。

    正將集成性、在系統可編程性和出眾的性能拓展至時鐘管理領域。”萊迪思半導體公司市場副總裁Stan Kopec說?!皻v史上,在時鐘層次的不同層面上,時鐘網絡的設計采用多片功能有限的器件來實現。新的ispClock器件是采用單芯片方便而精確地解決完整時鐘樹設計問題的第一個產品?!?/P>

    對傳統時鐘網絡設計的一個全面的改進

    傳統上采用諸如扇出緩沖器、時鐘發生器、延時線、零延時緩沖器和頻率合成器等簡單元件來設計時鐘網絡。由不等的PCB走線長度引起的時序誤差可采用彎曲的走線布局來實現走線長度匹配。通過嘗試和對一系列電阻的誤差選擇來減小走線阻抗的不匹配。

    與之相反,ispClock5500器件通過一個可編程的歪斜特性來補償由時鐘網絡的走向長度差異引起的時序誤差;對每個輸出的特性進行編程以達到所需的輸出阻抗來匹配走線阻抗;對輸出的開關速度或擺率進行編程來減少電磁干擾。其結果是節省了電路板的面積、改善了信號的完整性、簡化了時鐘網絡的層次、改進了時序的一致性以及降低了成本。

    ispClock5500器件的可以存儲多達四種時序及輸出配置、并且能在它們之間方便地切換的能力進一步拓展了它的效率:能支持寬裕時鐘余量(在電路板上以高于典型頻率運行以評估設計的牢靠性)和功率管理(在低于臨界工作的情況下,調到高效、低頻檔以降低動態功耗)。通過芯片上邊界掃描口的在系統可編程能力,可以幫助調試復雜的時序問題以及對個別的網絡時序進行調整從而取得最佳性能。

    PAC-Designer



    關鍵詞: 萊迪思

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 虎林市| 房产| 奎屯市| 太仓市| 莎车县| 靖安县| 望都县| 内江市| 许昌县| 华亭县| 牟定县| 连山| 广汉市| 东平县| 长葛市| 平乐县| 旅游| 高青县| 德钦县| 兰西县| 麻城市| 海原县| 会泽县| 玛多县| 叶城县| 客服| 石棉县| 江阴市| 三江| 西吉县| 太湖县| 临汾市| 乐安县| 岳普湖县| 衢州市| 汶川县| 安图县| 马公市| 桦南县| 凤城市| 琼中|