• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 電源與新能源 > 設計應用 > L-DACS1 中多速率卷積編碼器的設計與FPGA 實現

    L-DACS1 中多速率卷積編碼器的設計與FPGA 實現

    作者: 時間:2014-01-07 來源:網絡 收藏
    , Georgia, verdana, serif; ">

    本文引用地址:http://www.czjhyjcfj.com/article/227094.htm
    L-DACS1 中多速率卷積編碼器的設計與FPGA 實現

    圖6 中,con_en 表示輸入使能信號,con_in 表示編碼之前的數據,data_out表示3/4碼率編碼之后的數據,rdy_34 表示輸出數據有效的信號,輸入時鐘頻率為75 MHz,采樣時鐘頻率為150 MHz.

    通過對比圖5的仿真結果和圖6的在線測試結果,可以驗證在高速的時鐘下設計的正確性.

    4 結語本文主要闡述了 中多速率卷積的工作原理,利用設計實現了可以在高速多碼率條件下正常工作的多速率卷積.同時用VerilogHDL 硬件描述語言對此設計進行了仿真驗證,最后使用75 MHz的主時鐘頻率,在Xilinx公司的Virtex-5系列的XC5VLX110-F1153 型號的芯片下完成了硬件的調試.仿真及在線測試,結果表明達到了預期的設計要求,并用于實際項目中.


    上一頁 1 2 下一頁

    關鍵詞: L-DACS1 編碼器 FPGA

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 南川市| 新邵县| 卢湾区| 广丰县| 上犹县| 耿马| 台安县| 都昌县| 新蔡县| 大足县| 巴楚县| 合阳县| 东乡族自治县| 泰和县| 故城县| 金昌市| 阿尔山市| 邢台县| 修武县| 雷山县| 闵行区| 三原县| 墨江| 锦州市| 梁平县| 泾源县| 酒泉市| 富锦市| 莫力| 郓城县| 蒲江县| 吕梁市| 富源县| 锡林郭勒盟| 沅江市| 金沙县| 西藏| 工布江达县| 凤台县| 新乐市| 甘孜|