• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 設計應用 > 采用創新降耗技術應對FPGA靜態和動態功耗的挑戰

    采用創新降耗技術應對FPGA靜態和動態功耗的挑戰

    作者: 時間:2009-04-24 來源:網絡 收藏

    傳統上,數字邏輯并不耗費大量靜態功耗,但隨著工藝節點的不斷精微,這一情況在發生顯著變化。現在,隨著工藝尺度的不斷縮微,數字邏輯中的漏電流成為的主要挑戰。因在65nm工藝節點靜態功耗會顯著增加,所以,若不采取降耗措施,則功耗將成為一個關鍵問題。因各種原因導致的漏電流的增加,靜態功耗將會顯著增加(圖1)。

    功耗由靜態功耗和組成。靜態功耗是在被編程目標文件(.pof)編程時、但時鐘不工作的狀態下所需的功耗。數字和模擬邏輯都消耗靜態功耗。在模擬系統中,靜態功耗主要包括由其接口模擬電路的靜態電流決定的功耗(圖2和表)。

    是當器件工作時增加的功耗,它由切換信號及容性負載的充放電引起。影響的主要變量是電容充電、工作電壓和時鐘頻率(圖3)。


    上一頁 1 2 3 4 5 下一頁

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 嘉定区| 桓台县| 吉木萨尔县| 治多县| 临夏市| 遂川县| 赤壁市| 克什克腾旗| 马公市| 伊金霍洛旗| 萍乡市| 华坪县| 贵港市| 绵阳市| 望谟县| 沁阳市| 贺兰县| 河北区| 白水县| 禹州市| 城步| 千阳县| 海城市| 手游| 原平市| 临西县| 绿春县| 南开区| 什邡市| 栖霞市| 海原县| 四川省| 辽宁省| 尉犁县| 怀仁县| 揭东县| 临湘市| 天柱县| 陇川县| 德阳市| 随州市|