• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁(yè) > 嵌入式系統(tǒng) > 設(shè)計(jì)應(yīng)用 > 基于VHDL語(yǔ)言的99小時(shí)定時(shí)器設(shè)計(jì)及實(shí)現(xiàn)

    基于VHDL語(yǔ)言的99小時(shí)定時(shí)器設(shè)計(jì)及實(shí)現(xiàn)

    作者: 時(shí)間:2010-07-17 來源:網(wǎng)絡(luò) 收藏

      3 主要模塊軟件程序

      圖3所示是該的軟件系統(tǒng)構(gòu)成。本軟件包括控制/定時(shí)模塊和顯示模塊兩大部分。

      3.1 控制/定時(shí)模塊

      AAA控制/定時(shí)模塊是該的核心部分,該模塊的程序流程圖如圖4所示。

      當(dāng)START為高電平時(shí),該將進(jìn)入倒計(jì)時(shí)階段。當(dāng)CLK脈沖上升沿到來時(shí),計(jì)數(shù)以秒的速度減1,直到計(jì)時(shí)結(jié)束,使ALM位為高電平為止。CLR為復(fù)位端,可用來清零,通常采用異步復(fù)位方式。SETW用于選位,高電平有效。SET用于對(duì)選定的位進(jìn)行置數(shù),也是高電平有效。ALM輸出端將在定時(shí)結(jié)束時(shí)產(chǎn)生高電平。Q0~Q5為四位BCD碼輸出端口,主要用于顯示。



    關(guān)鍵詞: FPGA VHDL 定時(shí)器 EP1C6Q240C8

    評(píng)論


    相關(guān)推薦

    技術(shù)專區(qū)

    關(guān)閉
    主站蜘蛛池模板: 荃湾区| 晋州市| 田阳县| 吉林市| 永德县| 高青县| 贵州省| 望江县| 宜城市| 故城县| 财经| 永康市| 茌平县| 喀喇| 余庆县| 炎陵县| 靖安县| 通州区| 东莞市| 家居| 龙里县| 怀宁县| 铜鼓县| 山西省| 潜山县| 景洪市| 阿克陶县| 彭州市| 兰考县| 乐至县| 会东县| 南陵县| 昌乐县| 卓尼县| 广水市| 堆龙德庆县| 锡林浩特市| 微山县| 芷江| 巴青县| 兴业县|