• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 嵌入式系統 > 設計應用 > DS/FH混合擴頻接收機解擴及同步技術FPGA實現

    DS/FH混合擴頻接收機解擴及同步技術FPGA實現

    作者: 時間:2010-08-23 來源:網絡 收藏

      3 實驗結果

      系統技術指標為:信息數據速率4.8kbps,比特率19.2kbps。跳頻速率600hop/s,20個跳頻點,跳頻帶寬68MHz,每跳32bit擴頻碼周期為256,碼速率為4.9152MHz。

      用TEKTRONIX 2221A數字存儲示波器觀測實驗結果。圖6~9為各測試點的測試結果。

      圖6中第一組波形是256碼長本地接收同步偽碼流,第二組為跳頻幀同步信號,該信號對應的偽碼相位即為、跳頻同步時的相位。圖7第一組波形為接收數據流,第二組波形為發射數據流,發射數據幀格式為00000000011111001101010000000000,幀同步碼為13位巴克碼1111100110101,8位信息數據為00000000。由圖7可以看出接收端數據與發射端相同,但滯后于發射端,這是由于傳輸時延造成的。圖8第一組波形為接收串行數據,第二組為跳頻幀同步信號,該信號下降沿對應于一幀數據的起始,控制頻率合成器進行頻率轉換。圖9第一組波形為發射跳頻幀信號,第二組為接收幀同步信號,接受幀信號上升沿與發射跳頻幀信號的下降沿對齊,信號寬度大于發射端信號。這是因為控制頻率合成器進行頻率轉換的updata信號需要一定寬度。

      及同步是DS/FH混合正確數據解調的關鍵,采用設計實現了多片專用芯片的功能,大大縮小了接收機體積,便于系統實現小型化、集成化。捕獲及跳頻同步等算法采用硬件實現,加快了捕獲跟蹤速度。的可編程性使電路的設計更具靈活性,并使系統具有“軟”接收機的特點。實驗結果表明FPGA系統設計是正確可行的。


    上一頁 1 2 3 4 下一頁

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 凤庆县| 木里| 湘西| 资中县| 资源县| 鄂伦春自治旗| 民丰县| 博白县| 蒲城县| 陇西县| 克东县| 乾安县| 昆山市| 化德县| 平遥县| 临湘市| 延吉市| 措美县| 韶关市| 团风县| 双鸭山市| 北碚区| 广西| 安宁市| 恭城| 大理市| 临泉县| 松原市| 阜新| 通城县| 秦皇岛市| 罗平县| 老河口市| 黄浦区| 富裕县| 大石桥市| 沈丘县| 松潘县| 喀喇沁旗| 云林县| 台中县|