• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 模擬技術 > 設計應用 > 高動態范圍有源混頻器ADRF6655

    高動態范圍有源混頻器ADRF6655

    作者: 時間:2011-11-04 來源:網絡 收藏

    是一款高動態范圍,集成PLL和VCO。頻率合成器利用可編程整數N分頻/小數N分頻PLL產生本振輸入,供給。PLL基準輸入標稱值為20 MHz。基準輸入可以進行分頻或倍頻,然后施加于PLL鑒相器。PLL支持10 MHz至160 MHz范圍內的輸入基準頻率。鑒相器輸出控制一個電荷泵,其輸出在片外環路濾波器中進行積分。然后,環路濾波器輸出施加于一個集成式VCO。VCO輸出(2 × fLO)再施加于一個本振(LO)分頻器和一個可編程PLL分頻器。

    可編程分頻器由一個Σ-Δ調制器(SDM)進行控制。SDM的模數可以在1至2047范圍內編程。

    該寬帶采用一個偏置調整電路,允許通過提高電源電流來增強IP3性能。在典型條件下,該混頻器的輸入IP3超過25 dBm,單邊帶噪聲系數(NF)為12 dB。電源電流增大約20 mA時,IIP3可提升至約29 dBm。采用200 Ω差分IF輸出阻抗時,典型電壓轉換增益為6 dB。IF輸出可以外部匹配,以支持有限頻率范圍內的上變頻。

    采用先進的硅-鍺BiCMOS工藝制造,提供40引腳、裸露焊盤、無鉛、6 mm × 6 mm LFCSP封裝,額定溫度范圍為?40°C至+85°C。

    特性

  • 集成小數N分頻PLL的寬帶混頻器
  • RF輸入頻率范圍:100 MHz至2500 MHz
  • 內部LO頻率范圍:1050 MHz至2300 MHz
  • 靈活的IF輸出接口
  • 輸入P1dB:12 dBm
  • 輸入IP3:29 dBm
  • 噪聲系數(單邊帶):12 dB
  • 電壓轉換增益:6 dB
  • 200 Ω輸出匹配阻抗
  • 通過SPI串行接口進行PLL編程
  • 40引腳、6 mm × 6 mm LFCSP封裝
  • 分頻器相關文章:分頻器原理


    關鍵詞: 有源 混頻器 ADRF6655

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 武宁县| 亚东县| 正阳县| 伊金霍洛旗| 金秀| 保定市| 泽库县| 贵溪市| 赤水市| 澜沧| 东乌珠穆沁旗| 项城市| 长垣县| 讷河市| 历史| 阿坝县| 崇阳县| 连平县| 清河县| 镇赉县| 平凉市| 武乡县| 通化县| 繁峙县| 鹿泉市| 连山| 西畴县| 孝昌县| 贵德县| 博白县| 厦门市| 吐鲁番市| 涞源县| 筠连县| 察隅县| 武清区| 绥中县| 兰考县| 淳安县| 通州市| 金溪县|