• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 模擬技術 > 設計應用 > 高速模數轉換器AD9225存儲電路設計

    高速模數轉換器AD9225存儲電路設計

    作者: 時間:2012-05-21 來源:網絡 收藏

    是ADI公司生產的單片、單電源供電、12位精度、25Msps,片內集成高性能的采樣保持放大器和參考電壓源。采用帶有誤差校正邏輯的四級差分流水結構,以保證在25Msps采樣率下獲得精確的12位數據。除了最后一級,每一級都有一個低分辨率的閃速A/D與一個殘差放大器(MDAC)相連。此放大器用來放大重建DAC的輸出和下一級閃速A/D的輸入差,每一級的最后一位作為冗余位,以校驗數字誤差,其結構如圖1所示。

      

    AD9225的結構

      圖1 結構圖

      2 AD9225的輸入和輸出

      (1) 時鐘輸入

      AD9225采用單一的時鐘信號來控制內部所有的轉換,A/D采樣是在時鐘的上升沿完成。在25Msps的轉換速率下,采樣時鐘的占空比應保持在45%~55%之間;隨著轉換速率的降低,占空比也可以隨之降低。在低電平期間,輸入SHA處于采樣狀態;高電平期間,輸入SHA處于保持狀態。圖2為其時序圖。圖2中:

      

    AD9225時序圖

      圖2 AD9225時序圖

      tch——高電平持續時間,最小值為18 ns;

      tcl——低電平持續時間,最小值為18 ns;

      tod——數據延遲時間,最小值為13 ns。

      從時序圖可以看出:轉換器每個時鐘周期(上升沿)捕獲一個采樣值,三個周期以后才可以輸出轉換結果。這是由于AD9225采用的四級流水結構,雖然可以獲得較高的分辨率,但卻是以犧牲流水延遲為代價的。

      (2) 模擬輸入AD9225的模擬輸入引腳是VINA、VINB,其絕對輸入電壓范圍由電源電壓決定:

      

    公式

      其中, AVSS正常情況下為0 V,AVDD正常情況下為+5 V。

      AD9225有高度靈活的輸入結構,可以方便地和單端或差分輸入信號進行連接。采用單端輸入時,VINA可通過直流或交流方式與輸入信號耦合,VINB要偏置到合適的電壓;采用差分輸入時,VINA和VINB要由輸入信號同時驅動。

      (3) 數字輸出

      AD9225 采用直接二進制碼輸出12位的轉換數據,并有一位溢出指示位(OTR),連同最高有效位可以用來確定數據是否溢出。圖3為溢出和正常狀態的邏輯判斷圖。

      


    上一頁 1 2 3 下一頁

    關鍵詞: 高速 模數轉換器 AD9225 存儲電路

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 灵璧县| 山东省| 黔南| 额尔古纳市| 东乡族自治县| 宣威市| 茂名市| 元江| 扎兰屯市| 修水县| 政和县| 镇坪县| 潮州市| 县级市| 福贡县| 成武县| 通化县| 都匀市| 韶山市| 收藏| 嘉祥县| 安宁市| 莱西市| 安宁市| 武山县| 嵊泗县| 云安县| 昌邑市| 镇巴县| 兴义市| 武宣县| 南雄市| 获嘉县| 公主岭市| 祁连县| 兴山县| 尤溪县| 甘孜县| 新竹市| 长子县| 九台市|