• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > 測試測量 > 設計應用 > 一種短波軟件無線電臺數字中頻單元的設計與實現

    一種短波軟件無線電臺數字中頻單元的設計與實現

    作者: 時間:2012-09-15 來源:網絡 收藏

    3 系統測試
    3.1 測試方法
    3.1.1 DDC測試方法
    信號源輸出頻率為501 kHz.幅度為100μV,12.3μV的正弦波到本系統的中頻信號輸入端,本系統的音頻信號輸出端接至綜測儀進行測試。測試結果如圖6所示。

    本文引用地址:http://www.czjhyjcfj.com/article/193237.htm

    a.JPG


    3.1.2 DUC測試方法
    信號源輸出頻率為1 kHz,幅度為100μV的正弦波到本系統的音頻信號輸入端,本系統的中頻信號輸出端接至頻譜儀進行測試。測試結果如圖7所示。

    b.JPG


    上述實現方案用于實際電臺中,通過大量的室內測試和室外遠距離測試,通話效果良好,實測性能指標達到國內領先水平。并且由于采用了純數字的中頻處理技術,使電臺的成本控制、可靠性、可維護性、整機的體積和功耗,以及功能的可擴充性都得到極大的改善。
    3.2 測試結果分析
    圖6(a)在100μV信號輸入幅度下,音頻在600 Ω,輸出2.45 V的情況下音頻失真度1%;圖6(b)在滿足SINAD=12 dB的時候,中頻信號輸入幅度為12.3 μV即可,完全滿足接收系統要求(系統要求中頻信號輸入幅度為50μV要滿足SINAD=12 dB)。
    由圖7(a)可見,在近端(10 kHz)滿足信噪比大于等于50 dB。近端無雜散;由圖7(b)可見,在遠端(200 kHz)雜散抑制大于等于70 dB。

    5 結語
    本文設計了一種短波民用電臺的中頻數字處理單元及基于FPGA的實現方法,同時也對音頻信號的處理流程做出分析研究。由于FPGA在設計和修改上的靈活性,使其比ASIC更加適合實現數字上下變頻及多模式調制解調功能。本文方案測試結果性能良好,已在實際軟件無線電電臺中得到應用,具有推廣應用價值。


    上一頁 1 2 3 4 下一頁

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 通城县| 瓮安县| 肇东市| 沅陵县| 扎鲁特旗| 桦南县| 芦山县| 时尚| 镇坪县| 墨竹工卡县| 苍山县| 浙江省| 天镇县| 乐安县| 陕西省| 邵武市| 当雄县| 中西区| 吉林省| 明溪县| 水富县| 新竹市| 景东| 新营市| 佛坪县| 石河子市| 大姚县| 志丹县| 县级市| 阿城市| 淳化县| 兰州市| 太谷县| 新泰市| 屏东市| 海阳市| 蚌埠市| 体育| 区。| 微博| 康定县|