• <li id="00i08"><input id="00i08"></input></li>
  • <sup id="00i08"><tbody id="00i08"></tbody></sup>
    <abbr id="00i08"></abbr>
  • 新聞中心

    EEPW首頁 > EDA/PCB > 設計應用 > 基于DSP Builder的正弦信號源優化設計及其FPGA實現

    基于DSP Builder的正弦信號源優化設計及其FPGA實現

    作者: 時間:2009-03-26 來源:網絡 收藏

    本文引用地址:http://www.czjhyjcfj.com/article/192111.htm

    3 信號源的實現
    Matlab/Simulink對設計好的DDS系統進行編譯,通過調用 的SignalCompiler工具可直接生成QuartusⅡ的工程文件,再調用QuartusⅡ完成綜合、網表生成和適配,直至完成的配置下載過程。
    本設計方案采用的芯片是APEX20K系列器件EP20K200FC484。所得結果中的數字輸出可以輸出到SRAM芯片中,然后上載到計算機進行數字信號分析,模擬輸出則通過HP示波器測試。圖4給出了用QuartusII的仿真結果。圖中,clock為系統時鐘,sclrp為高電平復位信號,PWORD,FWORD,AWORD的值分別設為十進制數0,9000000和50。仿真得到的3個輸出OUTl,OUT2和OUT3與Matlab/Simulink中的仿真結果在相位、頻率和幅度上基本一致。實驗表明,利用FPGA所計設的DDS在滿足性能的條件下,節約了芯片資源,提高了輸出的精度。

    4 結語
    本文介紹了一種改進了的基于 信號發生器設計方法,應用APEX20K系列FPGA芯片實現。繼承了傳統DDS設計中調頻、調相迅速的優點,同時,采用了查找表壓縮方案,使芯片在節約資源的基礎上達到了較高的輸出精度。


    上一頁 1 2 下一頁

    關鍵詞: Builder FPGA DSP 正弦

    評論


    相關推薦

    技術專區

    關閉
    主站蜘蛛池模板: 刚察县| 望都县| 达州市| 东山县| 彰化市| 沽源县| 勃利县| 梓潼县| 卫辉市| 武邑县| 龙胜| 石泉县| 庆城县| 黑龙江省| 托里县| 江津市| 南宫市| 海口市| 贺兰县| 北安市| 开原市| 周宁县| 龙岩市| 永清县| 平湖市| 海盐县| 翁牛特旗| 沛县| 德惠市| 苍溪县| 铜山县| 英德市| 恩施市| 襄垣县| 桓台县| 隆子县| 新邵县| 临泉县| 辽宁省| 新丰县| 攀枝花市|